該LMK00725是一款低偏斜、高性能時鐘扇出緩沖器,可從兩個輸入之一分配多達五個3.3V LVPECL輸出,該輸入可接受差分或單端輸入。時鐘使能輸入在內(nèi)部同步,以消除時鐘使能引腳置位或取消置位時輸出上的欠幅或毛刺脈沖。低附加抖動和相位本底噪聲以及確保的輸出和器件間偏斜特性使該LMK00725成為需要高性能和可重復性的應(yīng)用的理想選擇。
*附件:lmk00725.pdf
特性
- 5個3.3V差分LVPECL輸出
- 附加抖動:43 fs RMS(典型值)@ 312.5 MHz
- 本底噪聲(≥1 MHz 偏移):
–158 dBc/Hz(典型值)@ 312.5 MHz - 輸出頻率:650 MHz(最大值)
- 輸出偏斜:35 ps(最大值)
- 零件間偏斜:100 ps(最大值)
- 傳播延遲:0.37 ns(最大值)
- 兩個差分輸入對(引腳可選)
- CLKx、nCLK輸入對可以接受LVPECL、LVDS、
HCSL、SSTL、LVHSTL或單端
信號
- CLKx、nCLK輸入對可以接受LVPECL、LVDS、
- 同步時鐘使能
- 電源:3.3V ±5%
- 封裝:20引腳TSSOP
- 工業(yè)溫度范圍:–40°C 至 +85°C
參數(shù)

方框圖

?1. 產(chǎn)品概述?
LMK00725是德州儀器(TI)推出的高性能低偏移時鐘扇出緩沖器,可將1路差分輸入轉(zhuǎn)換為5路3.3V LVPECL輸出,適用于對時序精度要求嚴苛的應(yīng)用場景。其核心特性包括:
- ?超低抖動?:典型附加抖動43 fs RMS(312.5 MHz時)
- ?低噪聲?:噪聲底限-158 dBc/Hz(1 MHz偏移)
- ?高頻率支持?:最大輸出頻率650 MHz
- ?低延遲?:最大傳播延遲0.37 ns
- ?寬溫支持?:工業(yè)級溫度范圍(-40°C至+85°C)
?2. 關(guān)鍵特性?
- ?輸入靈活性?:支持LVPECL、LVDS、HCSL、SSTL等多種差分或單端輸入信號
- ?同步使能?:時鐘使能(CLK_EN)功能可消除輸出端的毛刺
- ?低偏移控制?:輸出偏移最大35 ps,器件間偏移最大100 ps
- ?封裝?:20引腳TSSOP封裝
?3. 典型應(yīng)用?
- 無線/有線通信基礎(chǔ)設(shè)施
- 網(wǎng)絡(luò)與數(shù)據(jù)通信設(shè)備
- 服務(wù)器及高性能計算
- 醫(yī)療成像設(shè)備
- 高端音視頻系統(tǒng)
?4. 功能架構(gòu)?
- 雙差分輸入通道(CLK0/nCLK0、CLK1/nCLK1),通過CLK_SEL引腳選擇
- 五組LVPECL輸出對(Q0/nQ0至Q4/nQ4)
- 內(nèi)部集成同步使能邏輯和輸入偏置電阻(RPU/RPD)
?5. 電氣特性?
?6. 設(shè)計注意事項?
- ?熱管理?:建議通過多層PCB、增加銅厚和散熱過孔控制結(jié)溫
- ?電源濾波?:推薦每電源引腳配置0.1μF去耦電容,必要時添加磁珠隔離
- ?未用引腳處理?:輸入引腳需按規(guī)范偏置,輸出引腳可懸空或端接
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
緩沖器
+關(guān)注
關(guān)注
6文章
2226瀏覽量
48854 -
引腳
+關(guān)注
關(guān)注
16文章
2110瀏覽量
55619 -
偏置電阻
+關(guān)注
關(guān)注
1文章
44瀏覽量
8831 -
LVPECL
+關(guān)注
關(guān)注
2文章
75瀏覽量
18797
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
當LMK00725的輸入為LVPECL電平時,由于芯片輸入管腳內(nèi)部存在51KOhm上下拉,在芯片外部是否還需要增加上下拉偏置電阻呢?
請教一個問題,當LMK00725的輸入為LVPECL電平時,由于芯片輸入管腳內(nèi)部存在51KOhm上下拉,那在芯片外部是否還需要增加上下拉偏置電阻呢?
我目前參考的是手冊中的典型應(yīng)用電
發(fā)表于 11-11 07:07
LMK00725是否支持LVDS或者LVPECL的差分交流耦合輸入呢?
您好,目前我正在使用LMK05318+LMK00725的方案進行≥10路的時鐘生成與FANOUT;前者LMK05318的LVDS與LVPECL輸出均為AC耦合,
而LMK00725手冊中
發(fā)表于 11-11 07:42
基于JESD204B的LMK04821芯片項目開發(fā)
LMK0482X系列是德州儀器推出的高性能時鐘調(diào)節(jié)芯片系列,該芯片目前有三種,分別為LMK04821、LMK04826以及
LMK00725低電壓正射極耦合邏輯(LVPECL)扇出緩沖器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《LMK00725低電壓正射極耦合邏輯(LVPECL)扇出緩沖器數(shù)據(jù)表.pdf》資料免費下載
發(fā)表于 08-23 11:16
?0次下載
LMK1D2104L 系列超低附加抖動LVDS緩沖器技術(shù)文檔總結(jié)
LMK1D210xL 是一款低噪聲雙時鐘緩沖器,可將一個輸入分配給最多 2 (LMK1D2102L)、4 (LMK1D2104L)、6 (LMK1D2106L) 或 8 (
?LMK1D210xL系列超低附加抖動LVDS緩沖器技術(shù)文檔總結(jié)
LMK1D210xL 是一款低噪聲雙時鐘緩沖器,可將一個輸入分配給最多 2 (LMK1D2102L)、4 (LMK1D2104L)、6 (LMK1D2106L) 或 8 (
?LMK05318B-Q1 芯片技術(shù)文檔總結(jié)
LMK05318B-Q1 是高性能網(wǎng)絡(luò)同步器時鐘器件,可提供抖動清除、時鐘生成、高級時鐘監(jiān)控和卓越的無中斷開關(guān)性能,以滿足通信基礎(chǔ)設(shè)施和工業(yè)應(yīng)用的嚴格定時要求。該器件的超低抖動和高電源噪聲抑制 (PSNR) 可降低高速串行鏈路中的誤碼率 (BER)。
?LMK04906 超低噪聲時鐘抖動消除器與倍頻器技術(shù)文檔總結(jié)
該LMK04906是業(yè)界性能最高的時鐘抖動衰減器,具有卓越的時鐘抖動清除、生成和分配功能,具有先進的功能,可滿足高性能時序應(yīng)用需求。
該LMK04906接受 3 個 1 kHz 至 500
?LMK04111芯片技術(shù)文檔總結(jié)
LMK04100系列精密時鐘調(diào)節(jié)器無需高性能VCXO模塊即可提供抖動清除、時鐘倍增和分配。
當連接到恢復的系統(tǒng)基準時鐘和VCXO時,該器件可生成5個LVCMOS、LVDS或LVPECL格式的低抖動時鐘。
LMK04131 抖動清除器技術(shù)文檔總結(jié)
LMK04100系列精密時鐘調(diào)節(jié)器無需高性能VCXO模塊即可提供抖動清除、時鐘倍增和分配。
當連接到恢復的系統(tǒng)基準時鐘和VCXO時,該器件可生成5個LVCMOS、LVDS或LVPECL格式的低抖動時鐘。
LMK04102 抖動清除器技術(shù)文檔總結(jié)
LMK04100系列精密時鐘調(diào)節(jié)器無需高性能VCXO模塊即可提供抖動清除、時鐘倍增和分配。
當連接到恢復的系統(tǒng)基準時鐘和VCXO時,該器件可生成5個LVCMOS、LVDS或LVPECL格式的低抖動時鐘。
?LMK01801雙時鐘分頻緩沖器技術(shù)文檔總結(jié)
該LMK01801是一種非常低噪聲的解決方案,適用于需要精密時鐘分配和頻分的時鐘系統(tǒng)。
該LMK01801具有極低的殘余噪聲、頻分、數(shù)字和模擬延遲調(diào)節(jié)以及十四 (14) 個可編程差分輸出:LVPECL、LVDS 和 LVCMOS(每個差分輸出 2 個輸出)。
?LMK04000系列低噪聲時鐘抖動清除器技術(shù)文檔總結(jié)
LMK04000系列精密時鐘調(diào)節(jié)器提供低噪聲抖動清除、時鐘乘法和分配,無需高性能壓控晶體振蕩器 (VCXO) 模塊。LMK04000 系列采用級聯(lián) PLLatinum 架構(gòu),結(jié)合外部晶體和變?nèi)荻O管,提供低于 200 飛秒 (fs) 的均方根 (RMS) 抖動性能。
?LMK04011 低噪聲時鐘抖動清除器技術(shù)文檔總結(jié)
LMK04000系列精密時鐘調(diào)理器提供低噪聲抖動清除、時鐘倍增和分配,無需高性能壓控晶體振蕩器 (VCXO) 模塊。LMK04000 系列采用級聯(lián) PLLatinum 架構(gòu),結(jié)合外部晶體和變?nèi)荻O管,提供低于 200 飛秒 (fs) 的均方根 (RMS) 抖動性能。
?LMK04031 低噪聲時鐘抖動清除器技術(shù)文檔總結(jié)
LMK04000系列精密時鐘調(diào)理器提供低噪聲抖動清除、時鐘倍增和分配,無需高性能壓控晶體振蕩器 (VCXO) 模塊。LMK04000 系列采用級聯(lián) PLLatinum 架構(gòu),結(jié)合外部晶體和變?nèi)荻O管,提供低于 200 飛秒 (fs) 的均方根 (RMS) 抖動性能。
?LMK00725 芯片技術(shù)文檔總結(jié)
評論