CDC2536是一款高性能、低偏斜、低抖動(dòng)的時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 將時(shí)鐘輸出信號(hào)在頻率和相位上精確對(duì)齊到時(shí)鐘輸入 (CLKIN) 信號(hào)。它專門設(shè)計(jì)用于同步 DRAM 和流行的微處理器,在配置為半頻輸出的輸出上以 50 MHz 至 100 MHz 或低至 25 MHz 的速度運(yùn)行。該CDC2536工作電壓為 3.3V VCC設(shè)計(jì)用于驅(qū)動(dòng) 50 W 傳輸線。該CDC2536還提供片上串聯(lián)阻尼電阻器,無(wú)需外部端接組件。
*附件:cdc2536.pdf
反饋 (FBIN) 輸入用于將輸出時(shí)鐘的頻率和相位與輸入時(shí)鐘 (CLKIN) 同步。六個(gè)輸出時(shí)鐘中的一個(gè)必須反饋給 FBIN,以便 PLL 保持 CLKIN 和輸出之間的同步。用作反饋引腳的輸出與 CLKIN 同步到相同的頻率。
Y 輸出可以配置為同相切換,頻率與 CLKIN 相同。選擇 (SEL) 輸入將三個(gè) Y 輸出配置為以 CLKIN 頻率的二分之一或兩倍運(yùn)行,具體取決于反饋到 FBIN 的引腳(見(jiàn)表 1 和表 2)。所有輸出信號(hào)占空比都調(diào)整為50%,與輸入時(shí)鐘的占空比無(wú)關(guān)。
輸出使能 (OE) 用于輸出控制。當(dāng)OE為高電平時(shí),輸出處于高阻抗?fàn)顟B(tài)。當(dāng) OE 為低電平時(shí),輸出處于活動(dòng)狀態(tài)。TEST 用于設(shè)備的工廠測(cè)試,可用于繞過(guò) PLL。TEST 應(yīng)綁在 GND 上才能正常運(yùn)行。
與許多包含PLL的產(chǎn)品不同,CDC2536不需要外部RC網(wǎng)絡(luò)。片內(nèi)包含用于PLL的環(huán)路濾波器,可最大限度地減少元件數(shù)量、電路板空間和成本。
由于它基于PLL電路,因此CDC2536需要穩(wěn)定時(shí)間才能實(shí)現(xiàn)反饋信號(hào)與參考信號(hào)的鎖相。在 CLKIN 上電和應(yīng)用固定頻率、固定相位信號(hào)后,以及 PLL 基準(zhǔn)或反饋信號(hào)發(fā)生任何變化后,需要此穩(wěn)定時(shí)間。此類更改發(fā)生在更改 SEL 時(shí),通過(guò) TEST 啟用 PLL,以及通過(guò) OE 啟用所有輸出時(shí)。
該CDC2536的特點(diǎn)是在0°C至70°C范圍內(nèi)工作。
特性
- 低輸出偏斜,適用于時(shí)鐘分配和時(shí)鐘生成應(yīng)用
- 工作電壓為 3.3V V
CC - 將一個(gè)時(shí)鐘輸入分配到六個(gè)輸出
- 一個(gè)選擇輸入將三個(gè)輸出配置為以輸入頻率的二分之一或兩倍工作
- 無(wú)需外部 RC 網(wǎng)絡(luò)
- 片內(nèi)系列阻尼電阻器
- 外部反饋引腳 (FBIN) 用于將輸出同步到時(shí)鐘輸入
- 同步DRAM高速微處理器的應(yīng)用
- TTL 兼容輸入和輸出
- 輸出驅(qū)動(dòng) 50 條并聯(lián)端接傳輸線
- 先進(jìn)的 EPIC-II**B ? BiCMOS 設(shè)計(jì)可顯著降低功耗
- 分布式V
CC接地引腳可降低開(kāi)關(guān)噪聲 - 采用塑料 28 引腳收縮小外形封裝
參數(shù)

?1. 產(chǎn)品概述?
CDC2536是德州儀器(TI)推出的 ?3.3V鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器?,具有低偏移、低抖動(dòng)特性,專為同步DRAM和高速微處理器設(shè)計(jì)。核心功能包括:
- ?信號(hào)分配?:1路輸入(CLKIN)驅(qū)動(dòng)6路輸出(1Y1-1Y3, 2Y1-2Y3),支持 ?50Ω?jìng)鬏斁€驅(qū)動(dòng)?。
- ?頻率配置?:通過(guò) ?SEL引腳? 選擇輸出 ?1×、1/2×或2×輸入頻率?(詳見(jiàn)表1、表2)。
- ?鎖相環(huán)同步?:需將任意輸出反饋至 ?FBIN引腳? 以同步頻率和相位。
- ?輸出控制?:?OE引腳? 使能/禁用輸出(高阻態(tài))。
- ?低功耗設(shè)計(jì)?:EPIC-IIB? BiCMOS工藝,集成阻尼電阻減少外部元件。
- ?封裝?:28引腳SSOP(DB),工作溫度 ?0°C至70°C?。
?2. 關(guān)鍵特性?
- ?頻率范圍?:
- ?配置A?(SEL=L):輸入50-100MHz,輸出1×或1/2×頻率。
- ?配置B?(SEL=H):輸入25-50MHz,輸出1×或2×頻率。
- ?低抖動(dòng)?:RMS抖動(dòng)≤200ps,輸出偏移(tsk(o))≤0.5ns。
- ?快速鎖定?:PLL穩(wěn)定時(shí)間≤50μs(需固定頻率/相位輸入)。
- ?集成功能?:
- 片內(nèi)環(huán)路濾波器,無(wú)需外部RC網(wǎng)絡(luò)。
- 50%占空比輸出(與輸入占空比無(wú)關(guān))。
?3. 電氣參數(shù)?
| ?參數(shù)? | ?條件? | ?最小值? | ?典型值? | ?最大值? | ?單位? |
|---|---|---|---|---|---|
| ?**供電電壓(VCC)**? | - | 3.0 | 3.3 | 3.6 | V |
| ?**輸出驅(qū)動(dòng)電流(IOH/IOL)**? | - | ±12 | - | - | mA |
| ?**輸入電容(Ci)**? | VI=3.3V/0V | - | 3 | - | pF |
| ?**功耗(ICC)**? | 無(wú)負(fù)載 | - | 6 | 9 | mA |
?4. 絕對(duì)最大額定值?
- ?電壓范圍?:輸入/輸出 ?**-0.5V至7V ?,VCC ? -0.5V至4.6V**?。
- ?功耗限制?:最大 ?0.68W?(55°C靜止空氣)。
- ?存儲(chǔ)溫度?:?**-65°C至150°C**?。
?5. 應(yīng)用設(shè)計(jì)要點(diǎn)?
- ?反饋路徑?:必須將任一輸出連接至FBIN以實(shí)現(xiàn)PLL同步。
- ?布局建議?:
- 輸入信號(hào)過(guò)渡時(shí)間≤2.5ns,避免振鈴。
- 未使用的輸入引腳(如TEST、CLR)需接地。
- ?熱管理?:確保結(jié)溫≤150°C。
?總結(jié)?:CDC2536是一款高精度時(shí)鐘分配芯片,適用于需要低抖動(dòng)、多頻率配置的同步系統(tǒng),其集成PLL和靈活的輸出配置簡(jiǎn)化了電路設(shè)計(jì)。
-
鎖相環(huán)
+關(guān)注
關(guān)注
36文章
634瀏覽量
91053 -
DRAM
+關(guān)注
關(guān)注
41文章
2390瀏覽量
189004 -
pll
+關(guān)注
關(guān)注
6文章
981瀏覽量
138078 -
輸出信號(hào)
+關(guān)注
關(guān)注
0文章
311瀏覽量
12694 -
時(shí)鐘驅(qū)動(dòng)器
+關(guān)注
關(guān)注
0文章
121瀏覽量
14376
發(fā)布評(píng)論請(qǐng)先 登錄
CDCVF2505時(shí)鐘鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表
CDCU2A877鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表
CDC536具有三態(tài)輸出的3.3鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表
CDC2536具有三態(tài)輸出的3.3鎖相LO0P時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表
CDC2516鎖相環(huán)路時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表
CDCVF2510A鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表
CDC2510C鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表
?CDCVF2510 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)
?CDC509 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)
?CDC516 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)
?CDC536 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)
?CDC2536 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)?
評(píng)論