chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中有哪些需注意的要點(diǎn)?

TI視頻 ? 作者:工程師郭婷 ? 2018-08-15 00:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設(shè)計(jì)中的要點(diǎn):

1、選擇PCB板材

選擇PCB板材必須在滿足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的PCB板子(大于GHz的頻率)時(shí)這材質(zhì)問題會比較重要。 例如,現(xiàn)在常用的FR-4材質(zhì),在幾個(gè)GHz的頻率時(shí)的介質(zhì)損(dielectric loss)會對信號衰減 有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介 質(zhì)損在所設(shè)計(jì)的頻率是否合用。

2、避免高頻干擾

避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_ (Crosstalk)。可用拉大高速信號和模擬信號之間的距離,或加ground guard/shunt traces 在模擬信號旁邊,還要注意數(shù)字地對模擬地的噪聲干擾。

3、解決信號的完整性問題

信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗 (output impedance),走線的特性阻抗,負(fù)載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。

4、實(shí)現(xiàn)差分布線方式

差分對的布線有兩點(diǎn)要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距 由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走 在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者 side-by-side實(shí)現(xiàn)的方式較多。 

5、在只有一個(gè)輸出端的時(shí)鐘信號線情況下,實(shí)現(xiàn)差分布線

要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個(gè)輸出端的時(shí) 鐘信號是無法使用差分布線的。

6、接收端差分線對間的匹配電阻

接收端差分線對間的匹配電阻通常會加, 其值應(yīng)等于差分阻抗的值。這樣信號品質(zhì)會好些。

7、差分對的布線要靠近且平行

對差分對的布線方式應(yīng)該要適當(dāng)?shù)目拷移叫?。所謂適當(dāng)?shù)目拷且驗(yàn)檫@間距會影響到差分 阻抗(differential impedance)的值, 此值是設(shè)計(jì)差分對的重要參數(shù)。需要平行也是因?yàn)橐3植罘肿杩沟囊恢滦浴H魞删€忽遠(yuǎn)忽近, 差分阻抗就會不一致, 就會影響信號完整性 (signal integrity)及時(shí)間延遲(timing delay)。

8、處理實(shí)際布線中的一些理論沖突的問題

a. 基本上,將模/數(shù)地分割隔離是對的。要注意的是信號走線盡量不要跨過有分割的地方(moat), 還有不要讓電源和信號的回流電流路徑(returning current path)變太大。 

b. 晶振是模擬的正反饋振蕩電路,要有穩(wěn)定的振蕩信號,必須滿足loop gain與phase的規(guī)范, 而這模擬信號的振蕩規(guī)范很容易受到干擾, 即使加ground guard traces可能也無法完全隔離干擾。 而且離的太遠(yuǎn), 地平面上的噪聲也會影響正反饋振蕩電路。所以,一定要將 晶振和芯片的距離進(jìn)可能靠近。

c. 確實(shí)高速布線與EMI的要求有很多沖突。 但基本原則是因EMI所加的電阻電容或ferrite bead,不能造成信號的一些電氣特性不符合規(guī)范。所以,最好先用安排走線和PCB疊層的技 巧來解決或減少EMI的問題, 如高速信號走內(nèi)層。最后才用電阻電容或ferrite bead的方式,以降低對信號的傷害。

9、解決高速信號的手工布線和自動(dòng)布線之間的矛盾

現(xiàn)在較強(qiáng)的布線軟件的自動(dòng)布線器大部分都有設(shè)定約束條件來控制繞線方式及過孔數(shù)目。 各家EDA公司的繞線引擎能力和約束條件的設(shè)定項(xiàng)目有時(shí)相差甚遠(yuǎn)。例如,是否有足夠的約束條件控制蛇行線(serpentine)蜿蜒的方式,能否控制差分對的走線間距等。這會影響到 自動(dòng)布線出來的走線方式是否能符合設(shè)計(jì)者的想法。另外,手動(dòng)調(diào)整布線的難易也與繞線 引擎的能力有絕對的關(guān)系。例如,走線的推擠能力,過孔的推擠能力,甚至走線對敷銅的推擠能力等等。所以,選擇一個(gè)繞線引擎能力強(qiáng)的布線器,才是解決之道。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18816

    瀏覽量

    263232
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4402

    文章

    23858

    瀏覽量

    423703
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB拼板三大細(xì)節(jié)要點(diǎn)

    PCB設(shè)計(jì)到量產(chǎn),任何環(huán)節(jié)都需被細(xì)心對待,千萬別小心翼翼畫板,隨隨便便拼板。本文聚焦三大核心拼板問題,帶您精準(zhǔn)避坑,讓量產(chǎn)過程更順暢。 要點(diǎn)一:拼版款數(shù)需準(zhǔn)確 雖然多拼板是PCB生產(chǎn)時(shí)的常見操作
    發(fā)表于 01-23 14:00

    PCB拼版三大細(xì)節(jié)要點(diǎn)

    PCB設(shè)計(jì)到量產(chǎn),任何環(huán)節(jié)都需被細(xì)心對待,千萬別小心翼翼畫板,隨隨便便拼板。本文聚焦三大核心拼板問題,帶您精準(zhǔn)避坑,讓量產(chǎn)過程更順暢。要點(diǎn)一:拼版款數(shù)需準(zhǔn)確雖然多拼板是PCB生產(chǎn)時(shí)的常見操作,但不
    的頭像 發(fā)表于 01-14 07:36 ?1519次閱讀
    <b class='flag-5'>PCB</b>拼版三大細(xì)節(jié)<b class='flag-5'>要點(diǎn)</b>

    PCB拼版三大細(xì)節(jié)要點(diǎn)

    PCB設(shè)計(jì)到量產(chǎn),任何環(huán)節(jié)都需被細(xì)心對待,千萬別小心翼翼畫板,隨隨便便拼板。本文聚焦三大核心拼板問題,帶您精準(zhǔn)避坑,讓量產(chǎn)過程更順暢。
    的頭像 發(fā)表于 01-13 14:18 ?248次閱讀
    <b class='flag-5'>PCB</b>拼版三大細(xì)節(jié)<b class='flag-5'>要點(diǎn)</b>

    淺談晶振在PCB設(shè)計(jì)中的要點(diǎn)

    在電路設(shè)計(jì)中,系統(tǒng)晶振時(shí)鐘頻率很高,干擾諧波出來的能量也強(qiáng),諧波除了會從輸入與輸出兩條線導(dǎo)出來外,也會從空間輻射出來,這也導(dǎo)致在PCB設(shè)計(jì)中對晶振的布局要求嚴(yán)格,如果出錯(cuò)會很容易造成很強(qiáng)的雜散輻射問題,并且很難通過其他方法來解決,所以在PCB板布局時(shí)對晶振和CLK信號線布
    的頭像 發(fā)表于 12-18 17:28 ?681次閱讀
    淺談晶振在<b class='flag-5'>PCB設(shè)計(jì)</b>中的<b class='flag-5'>要點(diǎn)</b>

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速電路PCB設(shè)計(jì)EMI方法與技巧。在高速PCB設(shè)計(jì)中,電磁干擾(EMI)的控制至關(guān)重要,以下是一些關(guān)鍵的EMI規(guī)則及其實(shí)踐
    的頭像 發(fā)表于 11-10 09:25 ?596次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b>EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    PCB設(shè)計(jì)中單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)中的單點(diǎn)接地與多點(diǎn)接地有什么區(qū)別?單點(diǎn)接地與多點(diǎn)接地區(qū)別與設(shè)計(jì)要點(diǎn)。在PCB設(shè)計(jì)中,接地系統(tǒng)的設(shè)計(jì)是影響電路性能的關(guān)鍵因素之一。單點(diǎn)接地和多點(diǎn)接地是兩種
    的頭像 發(fā)表于 10-10 09:10 ?1849次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?7410次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b>布局準(zhǔn)則

    上海圖元軟件國產(chǎn)高端PCB設(shè)計(jì)解決方案

    在當(dāng)今快速發(fā)展的電子行業(yè)中,高效、精確的PCB(印刷電路板)設(shè)計(jì)工具是確保產(chǎn)品競爭力的關(guān)鍵。為滿足市場對高性能、多功能PCB設(shè)計(jì)工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB設(shè)計(jì)解決方案。
    的頭像 發(fā)表于 08-08 11:12 ?4210次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設(shè)計(jì)</b>解決方案

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    PCB設(shè)計(jì)一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計(jì)領(lǐng)域,PCB設(shè)計(jì)工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時(shí)還需將設(shè)計(jì)文件進(jìn)行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?669次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    符合EMC的PCB設(shè)計(jì)準(zhǔn)則

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計(jì)上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計(jì)及線距,PCB設(shè)計(jì)中應(yīng)該注意要點(diǎn): (1)
    的頭像 發(fā)表于 05-15 16:42 ?820次閱讀

    原理圖和PCB設(shè)計(jì)中的常見錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開發(fā)的基石,但設(shè)計(jì)過程中難免遇到各種問題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)中的常見錯(cuò)誤,整理成一份實(shí)用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?1168次閱讀

    電源模塊PCB設(shè)計(jì)注意事項(xiàng)

    PCB設(shè)計(jì)的基礎(chǔ)入門教材,圖文并茂,通俗易懂 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評論支持一下哦~)
    發(fā)表于 05-06 15:43

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì)中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?2771次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>要點(diǎn)</b>

    一、高壓電源的使用需注意哪些問題?二、高壓電源及其附件日常養(yǎng)護(hù)需注意哪幾點(diǎn)?

    一、高壓電源的使用需注意哪些問題? 剛關(guān)掉電源時(shí)不要接觸高壓輸出電纜,接觸前必須確保電源的輸出電壓已經(jīng)為0。因?yàn)檫€有殘余電壓,盡管所有高壓電源電源的設(shè)計(jì)都在帶有各種保護(hù)電路、防漏電措施,但是為了保證
    發(fā)表于 04-23 15:40

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計(jì)進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計(jì)審查流程。在SMT貼片加工中,PCB設(shè)計(jì)的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?1032次閱讀