chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

J-Link探針支持RISC-V、ARM和其它CPU平臺(tái)

華興萬(wàn)邦技術(shù)經(jīng)濟(jì)學(xué) ? 來(lái)源:未知 ? 作者:李倩 ? 2018-08-07 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

J-Link探針支持RISC-V、ARM和其它CPU平臺(tái)

英國(guó)劍橋和德國(guó)希爾登市——2018年8月

UltraSoC日前宣布:公司已與SEGGER達(dá)成合作伙伴關(guān)系,以在UltraSoC集成化的系統(tǒng)級(jí)芯片(SoC)監(jiān)測(cè)和分析環(huán)境中為J-Link調(diào)試探針提供支持。SEGGER的J-Link探針是業(yè)界最廣泛使用的調(diào)試探針之一,支持包括RISC-V以及當(dāng)前和過(guò)往代系的ARM內(nèi)核在內(nèi)的常用處理器平臺(tái)的調(diào)試。此次的雙方合作,使SoC開(kāi)發(fā)人員能夠通過(guò)UltraSoC靈活的片上監(jiān)測(cè)和分析基礎(chǔ)設(shè)施在調(diào)試時(shí)通過(guò)同一界面輕松地訪問(wèn)J-Link。

UltraSoC致力于讓設(shè)計(jì)人員的工作變得更便捷:通過(guò)提供一種開(kāi)放的、易于熟悉的且與內(nèi)核架構(gòu)供應(yīng)商無(wú)關(guān)的環(huán)境,以滿足每位工程師在處理器架構(gòu)、開(kāi)發(fā)工具和硬件方面的偏好。通過(guò)支持其框架內(nèi)最廣泛的平臺(tái)和工具,UltraSoC為更多的設(shè)計(jì)人員開(kāi)啟了其嵌入式分析平臺(tái)優(yōu)勢(shì)的大門,可以縮短開(kāi)發(fā)時(shí)間、加快調(diào)試過(guò)程、降低風(fēng)險(xiǎn)和成本。

對(duì)SEGGER J-Link探針全面支持的集成意味著探針配置和調(diào)試監(jiān)控可以在單一環(huán)境下進(jìn)行,在使用UltraSoC的嵌入式分析功能的時(shí)候,設(shè)計(jì)師們將能夠在設(shè)計(jì)流程中和隨后的現(xiàn)場(chǎng)中深入了解CPU的運(yùn)行情況,以作為更廣泛的系統(tǒng)設(shè)計(jì)的一部分。

UltraSoC首席執(zhí)行官Rupert Baines評(píng)論道:“像所有的工程師一樣,芯片設(shè)計(jì)人員也希望能夠?yàn)樗鶑氖碌墓ぷ鬟x擇最好的工具。在UltraSoC,我們致力于與業(yè)內(nèi)一流的硬件和軟件提供商合作,來(lái)確保我們共同的客戶可以將其生產(chǎn)能力和創(chuàng)新潛力最大化。作為我們行業(yè)中的領(lǐng)軍企業(yè)之一,與SEGGER的合作完全符合我們的戰(zhàn)略。隨著我們?cè)絹?lái)越多的客戶使用開(kāi)源RISC-V平臺(tái),對(duì)靈活性和開(kāi)放性的需求顯著增加。這個(gè)行業(yè)正在發(fā)生變化,現(xiàn)在整個(gè)生態(tài)系統(tǒng)內(nèi)的協(xié)作比以往任何時(shí)候都更為重要?!?/p>

SEGGER銷售與市場(chǎng)營(yíng)銷總監(jiān)Harald Schober補(bǔ)充道:“我們很高興能夠與UltraSoC一起攜手合作——我們共同致力于提供最好的工具,來(lái)支持那些采用核心專利和開(kāi)源CPU架構(gòu)的設(shè)計(jì)師。我們兩家公司已經(jīng)共享了客戶,期望這一合作將在RISC-V及其它平臺(tái)上也能夠快速成功。在UltraSoC環(huán)境中支持對(duì)SEGGER J-Link功能的訪問(wèn)是非常有意義的。”

SEGGER是為嵌入式系統(tǒng)提供軟件、硬件和開(kāi)發(fā)工具的業(yè)界領(lǐng)先供應(yīng)商之一,公司為開(kāi)發(fā)人員在整個(gè)開(kāi)發(fā)流程中提供價(jià)格合理的、高質(zhì)量的、靈活的、易于使用的工具和中間件組件。公司于2004年將J-Link引入到ARM市場(chǎng),并成為為ARM開(kāi)發(fā)人員提供行業(yè)標(biāo)準(zhǔn)調(diào)試探針的供應(yīng)商。由于其易于使用,運(yùn)行快速且可靠,J-Link系列的探針保持著行業(yè)領(lǐng)導(dǎo)者地位,同時(shí)可為設(shè)計(jì)人員提供一種可擴(kuò)展的、價(jià)格合理的且功能齊全的解決方案。

SEGGER一直在不斷地?cái)U(kuò)大其支持的內(nèi)核架構(gòu)的范圍,包括其最近增加了對(duì)RISC-V的支持。在大多數(shù)情況下,同時(shí)在多平臺(tái)操作,J-Link僅需要一個(gè)微小的軟件/固件更新:當(dāng)切換到一個(gè)不同的支持CPU產(chǎn)品系列或工具鏈時(shí),沒(méi)必要購(gòu)買一份全新的J-Link探針或一個(gè)新的授權(quán)。所有的J-Link型號(hào)都是完全兼容的,提供無(wú)限制的免費(fèi)升級(jí),且用戶在升級(jí)到更高端型號(hào)的時(shí)候可以即插即用。

關(guān)于SEGGER

SEGGER Microcontroller是為嵌入式系統(tǒng)提供軟件、硬件和開(kāi)發(fā)工具的全系列供應(yīng)商。公司提供的支持覆蓋整個(gè)開(kāi)發(fā)流程,其中都提供價(jià)格合理、高質(zhì)量、靈活且易于使用的工具和組件。SEGGER為安全通信及數(shù)據(jù)和產(chǎn)品安全提供解決方案,從而滿足快速演進(jìn)的物聯(lián)網(wǎng)IoT)的需要。公司由Rolf Segger于1992年成立,是一家穩(wěn)步發(fā)展的私人公司。SEGGER的總部位于德國(guó),在美國(guó)辦公室設(shè)在波士頓地區(qū)以及硅谷,并在各大洲均有分銷商,可在全球范圍內(nèi)提供全系列產(chǎn)品。更多信息,請(qǐng)?jiān)L問(wèn):www.segger.com

關(guān)于UltraSoC

UltraSoC是一家為系統(tǒng)級(jí)芯片(SoC)提供內(nèi)部分析及監(jiān)測(cè)技術(shù)的先鋒企業(yè),正是這些SoC驅(qū)動(dòng)了當(dāng)今各種電子產(chǎn)品的創(chuàng)新。產(chǎn)品設(shè)計(jì)人員可以使用UltraSoC的嵌入式分析技術(shù)為產(chǎn)品增加先進(jìn)的網(wǎng)絡(luò)安全、功能安全以及性能微調(diào)功能;與此同時(shí)該技術(shù)還能幫助企業(yè)更好地應(yīng)對(duì)不斷升級(jí)的系統(tǒng)復(fù)雜性難題以及日益嚴(yán)苛的縮短上市時(shí)間需求。UltraSoC的技術(shù)以半導(dǎo)體知識(shí)產(chǎn)權(quán)(semiconductor IP)和軟件的形式提供給客戶,最終應(yīng)用覆蓋了消費(fèi)電子、計(jì)算和通信等行業(yè)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 嵌入式
    +關(guān)注

    關(guān)注

    5208

    文章

    20620

    瀏覽量

    336695
  • RISC-V
    +關(guān)注

    關(guān)注

    49

    文章

    2939

    瀏覽量

    53512
  • UltraSoC
    +關(guān)注

    關(guān)注

    0

    文章

    40

    瀏覽量

    18369

原文標(biāo)題:UltraSoC為嵌入式調(diào)試和分析環(huán)境添加SEGGER的J-Link調(diào)試探針

文章出處:【微信號(hào):Technomics,微信公眾號(hào):華興萬(wàn)邦技術(shù)經(jīng)濟(jì)學(xué)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    RV生態(tài)又一里程碑:英偉達(dá)官宣CUDA將兼容RISC-V架構(gòu)!

    時(shí)間里,RISC-V生態(tài)也在不斷壯大,RISC-V?CPU產(chǎn)品性能持續(xù)提高,開(kāi)始往高性能的服務(wù)器CPU發(fā)展,形成向Arm服務(wù)器
    的頭像 發(fā)表于 07-19 00:04 ?6775次閱讀
    RV生態(tài)又一里程碑:英偉達(dá)官宣CUDA將兼容<b class='flag-5'>RISC-V</b>架構(gòu)!

    昂瑞微OM662X系列MCU正式獲得SEGGER J-Link/Flasher支持

    北京昂瑞微電子技術(shù)股份有限公司(以下簡(jiǎn)稱為“昂瑞微”)宣布,其OM662X系列實(shí)時(shí)控制MCU已正式完成與微控制器調(diào)試下載與量產(chǎn)編程工具廠商SEGGER旗下J-Link調(diào)試器及Flasher 編程器的生態(tài)適配。相關(guān)型號(hào)現(xiàn)已上線至SEGGER官網(wǎng)支持設(shè)備列表。
    的頭像 發(fā)表于 04-16 11:38 ?602次閱讀

    【教程】CW32之使用J-Link燒錄.hex文件

    在平時(shí)調(diào)試時(shí),我們也可以使用DAP-Link、ST-Link等進(jìn)行燒錄和Debug,使用方法和STM32類似。然而當(dāng)我們手頭只有hex文件(或bin文件)時(shí),可以嘗試使用J-Link進(jìn)行燒錄。
    的頭像 發(fā)表于 04-01 16:56 ?3146次閱讀
    【教程】CW32之使用<b class='flag-5'>J-Link</b>燒錄.hex文件

    RISC-V支持 Nx嗎?

    RISC-V architecture! · nrwl/nx · Discussion #27915 如果能夠支持 RISC-V,那就太好了。目前我無(wú)法在我的 VisionFive2 板上
    發(fā)表于 02-04 06:27

    RISC-V vs ARM:為什么工業(yè)與邊緣計(jì)算仍然選擇 ARM 架構(gòu)?

    在芯片架構(gòu)討論中,RISC-VARM 的對(duì)比,已經(jīng)從“技術(shù)選型”升級(jí)為“路線之爭(zhēng)”。 一邊是? RISC-V :開(kāi)源、免授權(quán)、可定制、不受單一廠商控制;另一邊是? ARM :成熟
    的頭像 發(fā)表于 01-21 17:33 ?937次閱讀
    <b class='flag-5'>RISC-V</b> vs <b class='flag-5'>ARM</b>:為什么工業(yè)與邊緣計(jì)算仍然選擇 <b class='flag-5'>ARM</b> 架構(gòu)?

    探索RISC-V在機(jī)器人領(lǐng)域的潛力

    的帖子,這為希望進(jìn)行底層開(kāi)發(fā)的用戶提供了極大的靈活性。 五、 總結(jié)與展望 優(yōu)點(diǎn): 1. 性能強(qiáng)大: K1 RISC-V CPU性能遠(yuǎn)超同價(jià)位ARM開(kāi)發(fā)板,為復(fù)雜應(yīng)用提供了可能。 2. 生態(tài)積極
    發(fā)表于 12-03 14:40

    使用J-Link Attach NXP S32K3導(dǎo)致對(duì)應(yīng)RAM區(qū)域被初始化成0xDEADBEEF

    在IAR Embedded Workbench for Arm中使用J-Link Attach NXP S32K3的時(shí)候,會(huì)提示對(duì)應(yīng)RAM區(qū)域被初始化成0xDEADBEEF,導(dǎo)致對(duì)應(yīng)RAM區(qū)域的數(shù)據(jù)被“篡改”。
    的頭像 發(fā)表于 11-03 15:26 ?5547次閱讀
    使用<b class='flag-5'>J-Link</b> Attach NXP S32K3導(dǎo)致對(duì)應(yīng)RAM區(qū)域被初始化成0xDEADBEEF

    全球首款RiSC-V企業(yè)級(jí)模擬平臺(tái),躍昉科技LeapEMU正式亮相

    9月19日,廣東躍昉科技在珠海舉辦的“RISC-V軟件生態(tài)研討會(huì)上”,公司正式發(fā)布了全球首款支持超128核RiSC-V RVA23企業(yè)級(jí)模擬平臺(tái)LeapEMU。躍昉科技創(chuàng)始人兼CEO江
    的頭像 發(fā)表于 09-25 00:32 ?4223次閱讀
    全球首款<b class='flag-5'>RiSC-V</b>企業(yè)級(jí)模擬<b class='flag-5'>平臺(tái)</b>,躍昉科技LeapEMU正式亮相

    包云崗:原位替代 ARM,并未真正發(fā)揮 RISC-V 的優(yōu)勢(shì)

    生態(tài)(RISC-V)聯(lián)盟秘書(shū)長(zhǎng)、北京開(kāi)源芯片研究院首席科學(xué)家包云崗教授表示,若僅用于原位替代 ARM,并未真正發(fā)揮 RISC-V 開(kāi)放性與可定制化的優(yōu)勢(shì)。 ? RISC-V 的開(kāi)放性,
    發(fā)表于 07-17 14:54 ?5234次閱讀

    RISC-V平臺(tái)思維和生態(tài)思維

    RISC-V平臺(tái)思維時(shí)指出,平臺(tái)思維指的是硬件(CPU、加速器、總線等)、固件和軟件的整體集成。標(biāo)準(zhǔn)化 ISA 配置文件是必要的
    發(fā)表于 07-17 14:04 ?4220次閱讀

    【微五科技CF5010RBT60開(kāi)發(fā)板試用體驗(yàn)】開(kāi)發(fā)環(huán)境搭建之——使用J-Link調(diào)試

    0 硬件連接 雖然板子邊緣的JTAG排針沒(méi)有焊接,并且電阻也沒(méi)有。 但是不用焊接原件,直接連接到已有排針,也是具有完整JTAG功能的。 我的接線圖: 1確認(rèn)所用的J-Link支持risc-v架構(gòu) 在
    發(fā)表于 06-26 00:34

    RISC-VARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARMRISC-V是兩個(gè)備受關(guān)注的體系。ZLG致遠(yuǎn)電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對(duì)這兩種架構(gòu)差異的深入探討。
    的頭像 發(fā)表于 06-24 11:38 ?2202次閱讀
    <b class='flag-5'>RISC-V</b>和<b class='flag-5'>ARM</b>有何區(qū)別?

    智芯公司RISC-V高性能CPU芯片獲得權(quán)威認(rèn)可

    近日,智芯公司自主研發(fā)的RISC-V高性能CPU芯片通過(guò)工信部直屬中國(guó)電子技術(shù)標(biāo)準(zhǔn)化研究院賽西實(shí)驗(yàn)室檢測(cè),標(biāo)志著智芯公司在RISC-V高性能CPU芯片領(lǐng)域取得關(guān)鍵突破,自主研發(fā)實(shí)力獲得
    的頭像 發(fā)表于 06-16 17:32 ?1745次閱讀

    SEGGER J-Link調(diào)試器支持Allegro微控制器

    SEGGER領(lǐng)先的J-Link調(diào)試器現(xiàn)在可用于Allegro MicroSystems MCU的程序下載和在線調(diào)試。有了J-Link支持,結(jié)合Ozone多平臺(tái)調(diào)試器,以及Flashe
    的頭像 發(fā)表于 06-10 09:29 ?1471次閱讀

    RISC-V架構(gòu)CPU的RAS解決方案

    RISC-V架構(gòu)以追趕者的姿態(tài)在多個(gè)應(yīng)用領(lǐng)域與X86架構(gòu)和ARM架構(gòu)展開(kāi)競(jìng)爭(zhēng)。在服務(wù)器應(yīng)用領(lǐng)域,RISC-V架構(gòu)正在重新定義服務(wù)器芯片領(lǐng)域必備的安全、虛擬化和RAS等規(guī)格和規(guī)范。服務(wù)器CPU
    的頭像 發(fā)表于 06-06 17:03 ?1974次閱讀
    <b class='flag-5'>RISC-V</b>架構(gòu)<b class='flag-5'>CPU</b>的RAS解決方案