chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DAC3174 產(chǎn)品核心信息總結(jié)

科技綠洲 ? 2025-11-14 14:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DAC3174是一款雙通道、14位、500MSPS、數(shù)模轉(zhuǎn)換器(DAC)。這 DAC3174使用14位低壓差分信號(LVDS)數(shù)字總線,具有一個或兩個 獨立的雙數(shù)據(jù)速率 (DDR) 數(shù)據(jù)時鐘,可靈活地提供來自不同數(shù)據(jù)的數(shù)據(jù) 每個通道中的來源。

輸入先進(jìn)先出模塊 (FIFO) 允許獨立的數(shù)據(jù)和采樣時鐘。先進(jìn)先出 輸入和輸出指針可以在多個設(shè)備之間同步,以獲得精確的信號 同步。
*附件:dac3174.pdf

DAC輸出為電流源,端接至GND,一致性范圍為–0.5 V 至 +1 V。

該DAC3174與雙通道、500 MSPS、12 位 DAC3164 和 10 位引腳兼容 DAC3154,以及單通道、500 MSPS、14 位DAC3171、12 位 DAC3161 和 10 位 DAC3151。

該器件采用 64 引腳 VQFN PowerPAD? 包。額定工作范圍為–40°C至+85°C。

特性

  • 雙通道
  • 14 位分辨率
  • 最大采樣率:500 MSPS
  • 引腳兼容雙通道DAC3154、DAC3164和單通道DAC3151、DAC3161和DAC3171
  • 輸入接口
    • 14 個 LVDS 輸入
    • 單 14 位接口或雙 7 位接口
    • 單或雙 DDR 數(shù)據(jù)時鐘
    • 內(nèi)部先進(jìn)先出
  • 芯片到芯片同步
  • 功耗:460 mW
  • 20 MHz 時的頻譜性能,如果:
    • 信噪比:76 dBFS
    • SFDR:78 dBc
  • 電流源DAC
  • 一致性范圍:–0.5 V 至 +1 V
  • 封裝:64引腳VQFN(9 mm × 9 mm)

參數(shù)
image.png

方框圖

image.png

DAC3174 是一款雙通道 14 位 500 MSPS 數(shù)模轉(zhuǎn)換器(DAC),具備靈活 LVDS 輸入接口、內(nèi)置 FIFO 與芯片間同步功能,以電流輸出形式提供高光譜性能,適用于多載波蜂窩基礎(chǔ)設(shè)施基站、雷達(dá)、信號情報、軟件無線電及測試測量儀器等場景。

核心參數(shù)與性能

  • 分辨率與線性度 :14 位分辨率,微分非線性(DNL)±1 LSB,積分非線性(INL)±2 LSB,保證無丟失碼。
  • 采樣率與輸出特性 :最高采樣率 500 MSPS,電流輸出滿量程 20 mA,輸出 compliance 范圍 -0.5 V 至 +1 V;輸出建立時間 11 ns(0.1% 精度),上升 / 下降時間 200 ps。
  • 光譜性能 :20 MHz 中頻時,信噪比(SNR)76 dBFS,無雜散動態(tài)范圍(SFDR)78 dBc;三階互調(diào)失真(IMD3)84 dBc,噪聲譜密度(NSD)157 dBc/Hz。
  • 功耗與工作條件 :總功耗典型值 460 mW(500 MSPS 時);電源電壓涵蓋 1.8 V(模擬 / 數(shù)字 / 時鐘)與 3.3 V(模擬 / IO);工作溫度 -40°C 至 85°C。

封裝與引腳

  • 采用 9 mm×9 mm 64 引腳 VQFN(RGC)封裝,底部帶熱焊盤用于優(yōu)化散熱。
  • 關(guān)鍵引腳包括 LVDS 數(shù)據(jù)輸入(DATA [13:0] P/N)、差分?jǐn)?shù)據(jù)時鐘(DATACLKP/N)、DAC 核心時鐘(DACCLKP/N)、雙路電流輸出(IOUTAP/IOUTAN、IOUTBP/IOUTBN)、SPI 配置接口(SCLK/SDIO/SDENB/SDO)及電源與復(fù)位引腳。

核心功能與特性

  • 靈活輸入接口 :支持單總線 14 位 DDR 模式或雙總線 7 位 DDR 模式,LVDS 接口內(nèi)置 100 Ω 終端電阻,數(shù)據(jù)格式支持偏移二進(jìn)制或二進(jìn)制補碼。
  • FIFO 與同步功能 :內(nèi)置 FIFO 用于吸收數(shù)據(jù)時鐘與 DAC 時鐘的時序差異,支持 SYNC/ALIGN 引腳同步多芯片,實現(xiàn)精準(zhǔn)信號同步。
  • 高可靠性設(shè)計 :集成告警監(jiān)測功能,可檢測 FIFO 指針碰撞、時鐘丟失、零檢測等故障;支持睡眠模式與掉電模式,掉電功耗低至 10 mW。
  • 配置與校準(zhǔn) :通過 3 線或 4 線 SPI 接口配置工作模式,支持輸出偏移校準(zhǔn)、輸入延遲調(diào)節(jié),可啟用外部參考源優(yōu)化性能。

典型應(yīng)用場景

  • 多載波多模式蜂窩基礎(chǔ)設(shè)施基站、雷達(dá)系統(tǒng)、信號情報設(shè)備、軟件無線電(SDR)、測試測量儀器、有線頭端設(shè)備。

設(shè)計要點

  • 電源與去耦 :模擬電源(VDDA18/VDDA33)與數(shù)字電源(DIGVDD18/IOVDD)需獨立供電,就近配置 0.1 μF 陶瓷去耦電容,敏感電源需遠(yuǎn)離數(shù)字噪聲源。
  • 時鐘與接口設(shè)計 :DAC 核心時鐘(DACCLK)采用 LVPECL 差分輸入,需低抖動時鐘源(如 CDCE62005、LMK048xx);LVDS 數(shù)據(jù)線需按阻抗控制、等長差分布線,避免 ground 平面分割。
  • 布局規(guī)范 :DAC 輸出端接地面電阻需緊鄰輸出引腳,提供直流接地路徑;熱焊盤通過多個過孔連接至接地平面,優(yōu)化散熱;模擬區(qū)與數(shù)字區(qū)嚴(yán)格分離,減少串?dāng)_。
  • 同步與校準(zhǔn) :多芯片同步時,通過 ALIGN 引腳復(fù)位 FIFO 讀指針,SYNC 引腳復(fù)位寫指針;上電后需通過 RESETB 引腳復(fù)位,確保寄存器初始化至默認(rèn)值。

產(chǎn)品型號與供貨

  • 在售型號為 DAC3174IRGCR(2000 片 / 大卷帶)與 DAC3174IRGCT(250 片 / 小卷帶),均符合 RoHS 標(biāo)準(zhǔn),MSL 等級 3(260°C 回流焊,168 小時濕度敏感)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dac
    dac
    +關(guān)注

    關(guān)注

    44

    文章

    2711

    瀏覽量

    196955
  • fifo
    +關(guān)注

    關(guān)注

    3

    文章

    407

    瀏覽量

    45713
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1237

    瀏覽量

    69756
  • 數(shù)模轉(zhuǎn)換器

    關(guān)注

    14

    文章

    1296

    瀏覽量

    85648
  • 數(shù)據(jù)速率
    +關(guān)注

    關(guān)注

    0

    文章

    59

    瀏覽量

    12285
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    DAC3174 DAC1 DAC2模擬輸出信號不同步是怎么回事?

    DAC1 DAC2模擬輸出信號不同步(單片兩通道輸出同步)。 目前在DAC芯片管腳測量FPGA輸入給DA1和DA2的DATACLK和 DATA信號均為同步對齊狀態(tài),SYNC1、SYNC2信號對齊
    發(fā)表于 11-20 06:24

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有?

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有? tsw1400_lvds_dac_sample_wise_restored的代碼寫的實在太難度了,一句注釋都沒有
    發(fā)表于 11-25 06:04

    DAC3174如何同步數(shù)據(jù)DATA呢?

    看了DAC3174的datasheet,對芯片有了比較好的理解,但是對于SYNCP/N的作用和如何被FPGA驅(qū)動沒有理解到位,只知道他是一個復(fù)位寫FIFO指針和作為數(shù)據(jù)同步信號。但是如何驅(qū)動它呢
    發(fā)表于 01-22 08:42

    DAC3174 EVM修訂版的詳細(xì)資料免費下載

    本文檔旨在作為DAC3174 EVM(EVM),修訂版A的基本用戶指南。EVM提供了一個評估DAC3174的基本平臺,它是一個500 MSPS高速數(shù)字-模擬轉(zhuǎn)換器。DAC3174是具有14位LVDS輸入的雙通道
    發(fā)表于 05-10 16:28 ?0次下載
    <b class='flag-5'>DAC3174</b> EVM修訂版的詳細(xì)資料免費下載

    DS3174N 接口 - 電信

    電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)DS3174N相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DS3174N的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DS3174N真值表,DS
    發(fā)表于 01-14 20:06
    DS<b class='flag-5'>3174</b>N 接口 - 電信

    DS3174N+ 接口 - 電信

    電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)DS3174N+相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DS3174N+的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DS3174N+真值表,DS
    發(fā)表于 01-14 20:06
    DS<b class='flag-5'>3174</b>N+ 接口 - 電信

    DS3174 接口 - 電信

    電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)DS3174相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DS3174的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DS3174真值表,DS
    發(fā)表于 01-14 20:07
    DS<b class='flag-5'>3174</b> 接口 - 電信

    DS3174+ 接口 - 電信

    電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)DS3174+相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DS3174+的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DS3174+真值表,DS
    發(fā)表于 01-14 20:12
    DS<b class='flag-5'>3174</b>+ 接口 - 電信

    DAC3174雙路14位500MSPS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DAC3174雙路14位500MSPS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-31 11:21 ?1次下載
    <b class='flag-5'>DAC3174</b>雙路14位500MSPS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表

    DAC8740H/DAC8741H 產(chǎn)品核心信息總結(jié)

    DAC8740H和DAC8741H (DAC874xH) 是兼容 HART、FOUNDATION 現(xiàn)場總線?和 PROFIBUS PA 的低功耗調(diào)制解調(diào)器,專為工業(yè)過程控制和工業(yè)自動化應(yīng)用而設(shè)計。
    的頭像 發(fā)表于 11-06 10:02 ?611次閱讀
    <b class='flag-5'>DAC</b>8740H/<b class='flag-5'>DAC</b>8741H <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>

    DAC8162-Q1 產(chǎn)品核心信息總結(jié)

    DAC756x-Q1、DAC816x-Q1 和 DAC856x-Q1 (DACxx6x-Q1) 器件具有低功耗、 電壓輸出、雙通道、12位、14位和16位數(shù)模轉(zhuǎn)換器(DAC), 分別。
    的頭像 發(fā)表于 11-12 09:36 ?648次閱讀
    <b class='flag-5'>DAC</b>8162-Q1 <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>

    DAC8563-Q1 產(chǎn)品核心信息總結(jié)

    DAC756x-Q1、DAC816x-Q1 和 DAC856x-Q1 (DACxx6x-Q1) 器件具有低功耗、 電壓輸出、雙通道、12位、14位和16位數(shù)模轉(zhuǎn)換器(DAC), 分別。
    的頭像 發(fā)表于 11-12 09:44 ?591次閱讀
    <b class='flag-5'>DAC</b>8563-Q1 <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>

    DAC39J82 產(chǎn)品核心信息總結(jié)

    DAC39J82是一款非常低功耗、16 位、雙通道、2.8 GSPS 數(shù)模 具有JESD204B接口的轉(zhuǎn)換器 (DAC)。最大輸入數(shù)據(jù)速率為1.4 GSPS。 數(shù)字?jǐn)?shù)據(jù)通過 1、2、4 或
    的頭像 發(fā)表于 11-12 11:32 ?667次閱讀
    <b class='flag-5'>DAC</b>39J82 <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>

    DAC37J82/DAC38J82 核心產(chǎn)品信息總結(jié)

    引腳兼容的DAC37J82/DAC38J82系列是一款非常低功耗、16位、雙通道、 1.6/2.5 GSPS 數(shù)模轉(zhuǎn)換器 (DAC),帶JESD204B接口。最大輸入數(shù)據(jù)速率 是 1.23 GSPS
    的頭像 發(fā)表于 11-13 13:52 ?663次閱讀
    <b class='flag-5'>DAC</b>37J82/<b class='flag-5'>DAC</b>38J82 <b class='flag-5'>核心</b><b class='flag-5'>產(chǎn)品信息</b><b class='flag-5'>總結(jié)</b>

    DAC3154 雙通道、10位、500MSPS數(shù)模轉(zhuǎn)換器(DAC)技術(shù)手冊

    DAC3174 500 MSPS 數(shù)模轉(zhuǎn)換器,以及單通道 14/12-10 位 數(shù)模轉(zhuǎn)換器 DAC3171/DAC3161/DAC3151。
    的頭像 發(fā)表于 11-14 13:49 ?705次閱讀
    <b class='flag-5'>DAC</b>3154 雙通道、10位、500MSPS數(shù)模轉(zhuǎn)換器(<b class='flag-5'>DAC</b>)技術(shù)手冊