超快3.3 V/5 V單電源SiGe比較器ADCMP572/ADCMP573的設計指南
在高速電路設計領域,比較器的性能往往是決定整個系統(tǒng)速度和穩(wěn)定性的關鍵因素。今天我們要深入探討的是Analog Devices公司的兩款超快比較器——ADCMP572和ADCMP573,它們采用了該公司專有的XFCB3硅鍺(SiGe)雙極工藝制造,具有卓越的性能,能滿足眾多高速應用的需求。
文件下載:ADCMP573.pdf
一、產品特性與優(yōu)勢
高速性能卓越
這兩款比較器具有150 ps的傳播延遲和80 ps的最小脈沖寬度,能夠支持10 Gbps的操作,同時隨機抖動(RJ)僅為200 fs rms,確定性抖動(DJ)低至10 ps,在高速數(shù)據(jù)處理中表現(xiàn)出色。此外,過驅動和壓擺率色散通常小于15 ps,確保了信號處理的準確性和穩(wěn)定性。
電源方案靈活
它們既可以使用單個3.3 V正電源和?0.2 V至+1.2 V的輸入信號范圍,也可以采用分開的輸入/輸出電源,支持更寬的?0.2 V至+3.2 V輸入信號范圍和獨立的輸出電平范圍,為不同的應用場景提供了更多的選擇。
輸入保護與可編程特性
芯片在兩個輸入引腳都提供了50 Ω的片上終端電阻,并且可以根據(jù)需要選擇是否連接,以滿足高阻抗輸入的應用需求。輸入級具有強大的保護功能,能防止大輸入過驅動,輸出不會出現(xiàn)相位反轉。同時,還具備電阻可編程遲滯和差分鎖存控制功能,增加了設計的靈活性。
寬溫度范圍
該產品的工作溫度范圍為?40°C至+125°C,適用于各種惡劣的工業(yè)環(huán)境。
二、電氣特性分析
直流輸出特性
ADCMP572(CML)和ADCMP573(RSPECL)的輸出阻抗、輸出電壓高電平和低電平以及輸出電壓差分等參數(shù)都有明確的規(guī)定,在不同的負載和溫度條件下,這些參數(shù)的變化范圍也在數(shù)據(jù)表中給出,為電路設計提供了精確的參考。
交流性能參數(shù)
傳播延遲、傳播延遲溫度系數(shù)、過驅動色散、壓擺率色散等交流性能參數(shù)是衡量比較器高速性能的重要指標。例如,在不同的電源電壓和過驅動電壓下,傳播延遲會有所變化,但都能保持在較低的水平。等效輸入帶寬達到8.0 GHz,切換速率高達12.5 Gbps,進一步證明了其高速性能。
電源相關特性
輸入和輸出電源電壓范圍、正電源差分等參數(shù)決定了比較器的電源適應性。同時,電源的旁路設計對于降低電源噪聲、提高比較器性能至關重要。
三、應用信息與設計要點
電源和接地布局
由于ADCMP572/ADCMP573是高速SiGe器件,使用低阻抗電源平面和接地平面是實現(xiàn)指定性能的關鍵。建議在多層板中使用單獨的電源平面,并為開關電流提供最低電感的返回路徑。同時,要對輸入和輸出電源進行充分的旁路,選擇合適的旁路電容,以減少寄生電感和ESR的影響。
輸出級設計
CML輸出級可直接驅動400 mV到50 Ω傳輸線,而RSPECL輸出級則驅動400 mV到50 Ω并終止于(V_{cco}-2 ~V)。為了實現(xiàn)指定的傳播延遲色散性能,必須使用適當?shù)膫鬏斁€終端。如果高速輸出信號需要路由超過一厘米,微帶或帶狀線技術是必不可少的。
鎖存功能的使用與禁用
通過連接外部下拉電阻,可以方便地禁用鎖存功能。對于ADCMP572,需要根據(jù)(V{CCO})的電壓選擇合適的電阻值;對于ADCMP573,電阻值則不依賴于(V{CCO})電源電壓。
高速性能優(yōu)化
在50 Ω環(huán)境中,輸入和輸出匹配對數(shù)據(jù)相關抖動(DJ)和脈沖寬度色散性能有顯著影響??梢愿鶕?jù)需要選擇是否連接輸入終端電阻,并確保驅動源阻抗不超過50 Ω,以獲得最佳的高速性能。
遲滯功能的應用
ADCMP572/ADCMP573提供了可編程遲滯功能,通過連接外部下拉電阻到GND,可以應用可變的遲滯量。這種方法可以提高遲滯的準確性和穩(wěn)定性,減少負載依賴性和不對稱性。
最小輸入壓擺率要求
為了確保比較器在輸入信號過閾值時不發(fā)生振蕩,輸入信號的最小壓擺率應達到50 V/μs。提高輸入信號的壓擺率和/或減少輸入電阻的帶寬可以大大降低抖動。
四、典型應用電路
文檔中給出了多種典型應用電路,如過零檢測器、LVDS到50 Ω背端終止RSPECL接收器、比較器與不同輸入范圍和輸出電平的接口等。這些電路為工程師在實際設計中提供了參考,幫助他們快速搭建滿足需求的系統(tǒng)。
五、總結與思考
ADCMP572/ADCMP573比較器以其卓越的高速性能、靈活的電源方案和豐富的可編程特性,成為高速電路設計中的理想選擇。在實際應用中,工程師需要根據(jù)具體的需求和應用場景,合理選擇電源布局、輸出級設計、鎖存功能和遲滯功能的使用,以充分發(fā)揮比較器的性能。同時,要注意高速設計中的各種問題,如信號反射、抖動和振蕩等,通過優(yōu)化設計和布局,確保系統(tǒng)的穩(wěn)定性和可靠性。你在使用類似高速比較器時遇到過哪些問題?又是如何解決的呢?歡迎在評論區(qū)分享你的經驗。
-
設計指南
+關注
關注
0文章
243瀏覽量
8924 -
高速比較器
+關注
關注
0文章
80瀏覽量
2522
發(fā)布評論請先 登錄
超快3.3 V/5 V單電源SiGe比較器ADCMP572/ADCMP573的設計指南
評論