深入剖析 TLV320AIC2x 系列芯片:高性能低功耗編解碼器的理想之選
在電子工程領(lǐng)域,編解碼器(CODEC)扮演著至關(guān)重要的角色,它負(fù)責(zé)模擬信號與數(shù)字信號之間的轉(zhuǎn)換,廣泛應(yīng)用于各種音頻處理和通信系統(tǒng)中。今天,我們將深入探討德州儀器(Texas Instruments)的 TLV320AIC2x 系列編解碼器,包括 TLV320AIC20、TLV320AIC21、TLV320AIC24、TLV320AIC25、TLV320AIC20K 和 TLV320AIC24K 等型號。
文件下載:tlv320aic24k.pdf
一、芯片概述
TLV320AIC2x 是一系列低成本、低功耗、高度集成的高性能雙聲道編解碼器。它具備兩個 16 位模數(shù)(A/D)通道和兩個 16 位數(shù)模(D/A)通道,可通過可編程模擬交叉點連接到手機(jī)、耳機(jī)、揚聲器、麥克風(fēng)或用戶線路。該系列芯片采用過采樣 sigma - delta 技術(shù),實現(xiàn)了高分辨率的數(shù)字 - 模擬(D/A)和模擬 - 數(shù)字(A/D)信號轉(zhuǎn)換,并且采樣率可編程。
二、關(guān)鍵特性解析
2.1 高性能轉(zhuǎn)換模塊
- 立體聲 16 位過采樣 Sigma - Delta A/D 和 D/A 轉(zhuǎn)換器:提供高分辨率的信號轉(zhuǎn)換,確保音頻質(zhì)量的清晰和準(zhǔn)確。在 13kHz 帶寬內(nèi),片上 FIR 濾波器為 ADC 產(chǎn)生 84dB 的信噪比(SNR),為 DAC 產(chǎn)生 92dB 的 SNR。
- 可選 FIR/IIR 濾波器:用戶可根據(jù)具體應(yīng)用需求選擇 FIR 或 IIR 濾波器,并且還提供了旁路選項。在使用片上 IIR/FIR 濾波器時,最大采樣率可達(dá) 26Ksps;當(dāng)繞過 IIR/FIR 濾波器時,最大采樣率可提升至 104Ksps。
2.2 智能串口通信
- SMARTDM? 串口:這是一種同步 4 線串口,采用時分復(fù)用(TDM)格式,可與 TI 的 DSP(如 TMS320C5000?、TMS320C6000? DSP 平臺)和微控制器實現(xiàn)無縫接口。它支持連續(xù)數(shù)據(jù)傳輸模式和即時重新配置編程模式,并且能夠自動檢測級聯(lián)設(shè)備,最多允許八個設(shè)備連接到單個串口。
- Turbo 模式:可最大化位時鐘速率,實現(xiàn)更快的數(shù)據(jù)傳輸,同時允許多個串行設(shè)備共享同一總線。這對于需要高速數(shù)據(jù)處理的應(yīng)用場景非常有用。
2.3 靈活的主機(jī)端口
主機(jī)端口采用 2 線串行接口,可通過編程選擇工業(yè)標(biāo)準(zhǔn) I2C 或簡單的 S2C(啟停通信協(xié)議)。這種靈活性使得芯片能夠與不同類型的主機(jī)設(shè)備進(jìn)行通信。
2.4 豐富的模擬功能
芯片集成了多種模擬功能,包括模擬和數(shù)字側(cè)音、抗混疊濾波器(AAF)、可編程輸入和輸出增益控制(PGA)、麥克風(fēng)/手機(jī)/耳機(jī)放大器等。此外,AIC20/21/20K 型號還內(nèi)置了 8Ω 揚聲器驅(qū)動器。
2.5 高效的電源管理
具有硬件/軟件電源關(guān)斷模式,功耗僅為 30μW。并且可以通過軟件單獨控制 ADC 和 DAC 的電源關(guān)斷,有效降低系統(tǒng)功耗,延長電池續(xù)航時間。
三、電氣特性與參數(shù)
3.1 絕對最大額定值
- 電源電壓范圍:DVDD 為 - 0.3V 至 2.25V,AVDD、IOVDD、DRVDD 為 - 0.3V 至 4V。
- 輸出電壓范圍:所有數(shù)字輸出信號為 - 0.3V 至 IOVDD + 0.3V。
- 輸入電壓范圍:所有數(shù)字輸入信號為 - 0.3V 至 IOVDD + 0.3V。
- 工作溫度范圍:- 40°C 至 85°C。
- 存儲溫度范圍:- 65°C 至 150°C。
3.2 推薦工作條件
- 模擬電源電壓(AVDD):2.7V 至 3.6V。
- 數(shù)字核心電源電壓(DVDD):1.65V 至 1.95V。
- 數(shù)字 I/O 電源電壓(IOVDD):1.1V 至 3.6V。
- 模擬單端峰 - 峰輸入電壓:最大 2V。
- 輸出負(fù)載電阻:LINE 輸出為 600Ω,HDSO 和 HNSO 輸出為 150Ω,SPKO 輸出為 8Ω。
- 模擬輸出負(fù)載電容和數(shù)字輸出電容:最大 20pF。
- 主時鐘頻率:最大 100MHz。
- ADC 或 DAC 轉(zhuǎn)換速率:最大 26kHz。
3.3 動態(tài)性能參數(shù)
通過不同的測試條件,詳細(xì)給出了 ADC 和 DAC 的信噪比(SNR)、總諧波失真(THD)以及總諧波失真加噪聲(THD + N)等性能參數(shù)。例如,在使用 FIR 濾波器且輸入信號為 - 3dB 時,AIC20/21/24/25 型號的 SNR 可達(dá) 81 - 84dB。
四、功能模塊詳解
4.1 內(nèi)部架構(gòu)
- 模擬低通濾波器:內(nèi)置的模擬低通抗混疊濾波器是一個 2 極點濾波器,在 1MHz 處具有 20dB 的衰減。
- Sigma - Delta ADC 和 DAC:均采用 128 倍過采樣技術(shù),提供高分辨率、低噪聲的性能。DAC 的過采樣率(OSR)可編程為 256/512,默認(rèn)值為 128。
- 抽取濾波器和插值濾波器:由 FIR 或 IIR 濾波器和 Sinc 濾波器組成。FIR 濾波器提供線性相位輸出,具有 (17/f) 或 (18/f) 的群延遲;IIR 濾波器產(chǎn)生非線性相位輸出,群延遲可忽略不計。
4.2 環(huán)路測試功能
提供模擬和數(shù)字環(huán)路測試功能,可用于測試 ADC/DAC 通道,便于進(jìn)行電路系統(tǒng)級測試。模擬環(huán)路測試將 DAC 低通濾波器的輸出路由到模擬輸入,再由 ADC 轉(zhuǎn)換為數(shù)字字;數(shù)字環(huán)路測試將 ADC 的輸出路由到 DAC 的輸入。
4.3 側(cè)音功能
包括模擬側(cè)音和數(shù)字側(cè)音,可通過控制寄存器 5C 選擇衰減電平,將模擬輸入或 ADC 輸出與 DAC 輸出進(jìn)行混合。
4.4 模擬輸入/輸出處理
模擬信號在轉(zhuǎn)換為數(shù)字?jǐn)?shù)據(jù)之前采用差分處理,以實現(xiàn)出色的共模抑制性能。信號源應(yīng)具有低源阻抗,信號需交流耦合到輸入端子以獲得最大動態(tài)范圍。
4.5 模擬交叉點
通過串行控制端口控制的無損模擬開關(guān)矩陣,允許任何源設(shè)備連接到任何宿設(shè)備,并提供特殊的求和連接和可調(diào)損耗(7×3dB 步長),用于實現(xiàn)耳機(jī)和手機(jī)端口的側(cè)音功能。
4.6 輸出驅(qū)動器
- HSNO 和 HDSO:可驅(qū)動 150Ω 的負(fù)載,采用差分放大器設(shè)計,以最小化噪聲和電磁兼容性(EMC)問題,頻率響應(yīng)在 26kHz 以下保持平坦。
- SPKO:可驅(qū)動 8Ω 的揚聲器負(fù)載,同樣采用差分放大器設(shè)計。
4.7 IIR/FIR 控制
- 溢出標(biāo)志:抽取和插值 IIR/FIR 濾波器分別設(shè)置溢出標(biāo)志(控制寄存器 1 的 D7 和 D4 位),當(dāng)輸入信號超出濾波器計算范圍時,標(biāo)志位被置位,直到用戶讀取寄存器后清除。
- 旁路模式:可通過控制寄存器 2 的 D6 位選擇繞過 IIR/FIR 濾波器,此時 FS 信號頻率將提高到正常輸出速率的四倍。
五、系統(tǒng)配置與操作模式
5.1 時鐘頻率與采樣率設(shè)置
采樣頻率由主時鐘(MCLK)輸入推導(dǎo)得出,可分為粗采樣頻率和細(xì)采樣頻率兩種模式。粗采樣頻率通過在控制寄存器 4 中編程 (P = 8) 選擇;細(xì)采樣頻率需要片上鎖相環(huán)(PLL)生成內(nèi)部時鐘,且需要滿足一定的條件,如 (10MHz ≤(MCLK / P) ≤ 25MHz)。
5.2 系統(tǒng)復(fù)位與電源管理
- 軟件和硬件復(fù)位:可通過向 RESET 端子施加低電平復(fù)位脈沖或向控制寄存器 3A 的可編程軟件復(fù)位位(D3)寫入 1 來復(fù)位內(nèi)部計數(shù)器和寄存器。復(fù)位后,芯片會進(jìn)行自動級聯(lián)檢測(ACD),確定設(shè)備在級聯(lián)鏈中的地址和位置。
- 電源管理:通過控制寄存器 3A 的 D5 和 D4 位可實現(xiàn)軟件電源關(guān)斷模式,將 PWRDN 引腳置低可實現(xiàn)硬件電源關(guān)斷模式。在電源關(guān)斷模式下,寄存器內(nèi)容將被保留。
5.3 串口通信模式
- SMARTDM 串口:支持三種串行接口配置,即獨立主模式、獨立從模式和主從級聯(lián)模式,且數(shù)據(jù)通信可在標(biāo)準(zhǔn)操作或 Turbo 操作下進(jìn)行。每種操作又分為編程模式和連續(xù)數(shù)據(jù)傳輸模式,可通過控制寄存器 1 的 D6 位進(jìn)行切換。
- 編程模式:每個 FS 信號包含數(shù)據(jù)幀和控制幀,數(shù)據(jù)幀用于傳輸 ADC 或 DAC 數(shù)據(jù),控制幀用于編程控制寄存器。
- 連續(xù)數(shù)據(jù)傳輸模式:消除了控制幀,F(xiàn)S 信號周期僅包含數(shù)據(jù)幀,實現(xiàn)連續(xù)的 16 位數(shù)據(jù)傳輸。
5.4 控制寄存器編程
每個通道包含六個控制寄存器,用于編程各種操作模式。所有寄存器編程在控制幀期間通過 DIN 進(jìn)行,新配置在一個幀同步延遲后生效。通過設(shè)置控制寄存器的相應(yīng)位,可以實現(xiàn)不同功能的控制,如采樣率調(diào)整、濾波器選擇、電源管理等。
六、應(yīng)用場景與布局建議
6.1 應(yīng)用場景
由于其低功耗、高性能和豐富的功能,TLV320AIC2x 系列芯片適用于各種便攜式應(yīng)用,如無線配件、免提車載套件、VOIP、電纜調(diào)制解調(diào)器和語音處理等。其低群延遲特性也使其適用于單聲道或多聲道有源控制應(yīng)用。
6.2 布局和接地指南
為了充分發(fā)揮芯片的性能,在電路板設(shè)計和布局時需要注意以下幾點:
- 分離數(shù)字和模擬部分,避免快速切換的數(shù)字信號耦合到模擬信號上。
- 使用獨立的模擬接地平面,并在靠近芯片的地方將模擬和數(shù)字接地平面短接。
- 電源引腳附近應(yīng)進(jìn)行去耦處理,建議使用 0.1μF 陶瓷電容和 10μF 鉭電容。
- 對于差分輸入信號,應(yīng)將其布線靠近,以確保相同的噪聲耦合并被芯片抑制。
- 對 MCLK 信號進(jìn)行屏蔽,以減少高頻噪聲干擾。
七、總結(jié)
TLV320AIC2x 系列編解碼器以其高性能、低功耗、豐富的功能和靈活的配置,為音頻處理和通信系統(tǒng)提供了一個優(yōu)秀的解決方案。電子工程師在設(shè)計相關(guān)產(chǎn)品時,可以充分利用該系列芯片的特點,實現(xiàn)高質(zhì)量的音頻信號處理和可靠的通信連接。同時,在實際應(yīng)用中,需要注意芯片的電氣特性、布局和接地要求,以確保系統(tǒng)的穩(wěn)定性和性能。你在使用 TLV320AIC2x 芯片時遇到過哪些問題呢?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
-
編解碼器
+關(guān)注
關(guān)注
0文章
290瀏覽量
25485 -
音頻處理
+關(guān)注
關(guān)注
0文章
203瀏覽量
18331
發(fā)布評論請先 登錄
深入剖析 TLV320AIC2x 系列芯片:高性能低功耗編解碼器的理想之選
評論