chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

擁抱Chiplet,大芯片的必經(jīng)之路

穎脈Imgtec ? 2026-02-13 14:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文轉(zhuǎn)自:半導(dǎo)體行業(yè)觀察


隨著傳統(tǒng)芯片架構(gòu)在功耗、散熱和空間方面逼近物理極限,一種新型架構(gòu)正在興起,有望為高性能計(jì)算(HPC)開(kāi)辟一條新的發(fā)展道路。這種架構(gòu)被稱為Chiplet架構(gòu)(chiplet architecture),它能夠以更低的成本提供比單芯片處理器更高的性能,同時(shí)能耗降低高達(dá)10倍。這些優(yōu)勢(shì)使得芯片組架構(gòu)在未來(lái)的高性能計(jì)算和人工智能AI)工作負(fù)載中具有潛在的優(yōu)勢(shì)。

小芯片架構(gòu)代表了芯片設(shè)計(jì)和集成方式的根本性變革。如今,大多數(shù)半導(dǎo)體制造商設(shè)計(jì)大型單片芯片,稱為片上系統(tǒng) (SoC),將所有必要的組件——例如處理器內(nèi)核、內(nèi)存、I/O 驅(qū)動(dòng)器、信號(hào)處理器等——集成到單個(gè)芯片上。雖然這些組件可能來(lái)自不同的供應(yīng)商,但芯片制造商有責(zé)任確保它們能夠協(xié)同工作。隨著芯片尺寸的增大,制造成本也會(huì)增加,芯片良率則會(huì)下降。

為了利用傳統(tǒng)的單芯片進(jìn)行擴(kuò)展(或橫向擴(kuò)展),數(shù)據(jù)必須離開(kāi)芯片,通過(guò)互連傳輸?shù)狡渌酒H缃?,隨著人工智能工作負(fù)載的不斷增長(zhǎng),客戶在進(jìn)行人工智能訓(xùn)練或推理時(shí),必須將大量數(shù)據(jù)從一個(gè)芯片傳輸?shù)搅硪粋€(gè)芯片。傳輸這些龐大的數(shù)據(jù)集需要消耗大量電力,并產(chǎn)生巨大的熱量,這兩點(diǎn)都必須通過(guò)系統(tǒng)級(jí)的電源和冷卻系統(tǒng)來(lái)解決。

28aaea78-08a6-11f1-96ea-92fbcf53809c.png

芯片級(jí)互連架構(gòu)以不同的方式解決尺寸縮放問(wèn)題。它并非將組件直接焊接在芯片上,而是將這些組件插入埋藏在基板中的標(biāo)準(zhǔn)互連線。通用芯片級(jí)互連高速標(biāo)準(zhǔn) (UCIe)于 2022 年推出,并得到了英特爾、AMD、Arm、谷歌云、Meta、微軟、高通、三星和臺(tái)積電的支持。UCIe提供了一種分層架構(gòu),可與其他互連標(biāo)準(zhǔn)(例如 PCIe、CXL、NVLink 和 UALink)兼容。

這種芯片組架構(gòu)帶來(lái)了幾個(gè)明顯的優(yōu)勢(shì)。首先,它允許用戶將芯片組緊密排列,并通過(guò) UCIe 連接,從而減少數(shù)據(jù)傳輸(進(jìn)而降低功耗)。芯片組架構(gòu)賦予用戶更大的靈活性,允許用戶在系統(tǒng)的特定位置采用特定的處理器,從而更好地平衡性能和成本,而不是被迫使用芯片制造商預(yù)先集成到芯片上的組件。

芯片組架構(gòu)也帶來(lái)了制造方面的優(yōu)勢(shì)。較大的芯片尺寸意味著更高的缺陷率,從而降低良率。由于芯片組將各個(gè)組件以零散的方式連接起來(lái),因此可以輕松更換有缺陷的組件。這也有助于降低廠商鎖定,使用戶能夠根據(jù)自身需求選擇最合適的組件。

Cadence Design Systems公司負(fù)責(zé)芯片制造商使用的軟件的芯片和 IP 解決方案高級(jí)總監(jiān) Mick Posner 表示,芯片組的根本優(yōu)勢(shì)在于其封裝級(jí)縮放方法。

“任何時(shí)候,芯片之間的通信,即使芯片彼此相鄰,都會(huì)造成延遲和功耗方面的影響,”波斯納說(shuō)?!耙虼?,在封裝內(nèi)部,效率和性能都會(huì)大大提高?!?/span>

他說(shuō),芯片組可擴(kuò)展性優(yōu)勢(shì)的核心在于它能夠突破光刻掩模的限制。

“實(shí)際上,你并不是把一個(gè)大型的整體設(shè)計(jì)分割成更小的部分,”Posner告訴HPCwire?!斑@在10年前或許是起步階段。但現(xiàn)在,芯片組技術(shù)可以實(shí)現(xiàn)封裝級(jí)的擴(kuò)展,從根本上來(lái)說(shuō),它創(chuàng)造出的系統(tǒng)規(guī)模遠(yuǎn)超單個(gè)整體芯片所能容納的?!?/span>

Posner 表示,雖然芯片組適用于所有領(lǐng)域,但高性能計(jì)算領(lǐng)域正在引領(lǐng)普及,因?yàn)樗麄円呀?jīng)觸及了當(dāng)前芯片設(shè)計(jì)的物理極限。

“如今,封裝光罩尺寸的芯片組合在一起,帶來(lái)了性能可擴(kuò)展性和更高的效率,因?yàn)椴辉俨捎脗鹘y(tǒng)的、功耗高的標(biāo)準(zhǔn)芯片間接口,而是轉(zhuǎn)向像UCIe這樣的芯片間接口,這種接口的功耗特性要好得多,”Posner說(shuō)道。“你正在使用一套標(biāo)準(zhǔn)設(shè)計(jì)的芯片構(gòu)建模塊來(lái)構(gòu)建系統(tǒng)?!?/span>

芯片組技術(shù)對(duì)于超級(jí)計(jì)算機(jī)來(lái)說(shuō)并不新鮮,目前該概念已被應(yīng)用于百億億次級(jí)系統(tǒng)中。橡樹(shù)嶺國(guó)家實(shí)驗(yàn)室的 Frontier 超級(jí)計(jì)算機(jī)就采用了基于芯片組的設(shè)計(jì),并使用了 AMD EPYC “Trento” CPU;而理研的 FugakuNEXT 超級(jí)計(jì)算機(jī)預(yù)計(jì)也將采用芯片組技術(shù)。

人工智能的蓬勃發(fā)展迫使計(jì)算機(jī)制造商另辟蹊徑,以滿足市場(chǎng)對(duì)性能的需求。在半導(dǎo)體領(lǐng)域,像英偉達(dá)這樣的制造商一直在突破光刻技術(shù)的極限,而光刻技術(shù)的極限是由在晶圓上蝕刻電路的光刻機(jī)的物理能力決定的。英偉達(dá)還設(shè)計(jì)了“超級(jí)芯片”,將兩個(gè)GPU和一個(gè)CPU集成在單個(gè)芯片上,以獲得更強(qiáng)大的處理能力;而其他芯片制造商,例如Cerebras,則開(kāi)始生產(chǎn)超大尺寸的芯片。

Cadence 產(chǎn)品營(yíng)銷總監(jiān) Mayank Bhatnaga 表示,芯片組架構(gòu)為 AI 和 HPC 站點(diǎn)提供了另一種提供所需處理能力的方式,而無(wú)需像圍繞單一需求那樣完全重新設(shè)計(jì)系統(tǒng)。

“例如,你想提升GPU的速度,但它的速度不夠快。你可以把它升級(jí)到非常昂貴、非常新的工藝,比如2納米和1.4納米工藝,”他告訴HPCwire?!暗愕腎/O接口可能不需要升級(jí),它可以繼續(xù)使用3納米或5納米工藝?;蛘撸愕?a target="_blank">射頻模塊可能升級(jí)后并沒(méi)有什么好處,那么為什么要花額外的錢重新設(shè)計(jì)呢?重新設(shè)計(jì)?直接沿用現(xiàn)有的就好?!?/span>

“現(xiàn)在你不用再設(shè)計(jì)這些無(wú)關(guān)緊要的東西了,可以專注于你的獨(dú)門秘方,”巴特納加繼續(xù)說(shuō)道?!斑@樣也能加快產(chǎn)品上市速度?!?/span>

如今的芯片組架構(gòu)也支持三維設(shè)計(jì),使組件制造商能夠堆疊組件,從而實(shí)現(xiàn)更高的計(jì)算密度、更低的數(shù)據(jù)延遲和更低的功耗。當(dāng)然,這也帶來(lái)了更高的成本、更復(fù)雜的結(jié)構(gòu)和更大的散熱需求,但天下沒(méi)有免費(fèi)的午餐。

巴特納加表示:“3D技術(shù)離我們并不遙遠(yuǎn)。人工智能工廠和人工智能數(shù)據(jù)中心是這類應(yīng)用的最大市場(chǎng),因?yàn)橹挥兴麄儾庞心芰檫@類活動(dòng)提供資金。任何新技術(shù)創(chuàng)新都始于那些有能力且財(cái)力雄厚的早期探索者?!?/span>

Chiplet本質(zhì)上是用于構(gòu)建計(jì)算機(jī)的樂(lè)高積木。標(biāo)準(zhǔn)對(duì)于確保A公司生產(chǎn)的產(chǎn)品能夠與B公司生產(chǎn)的產(chǎn)品兼容至關(guān)重要。Chiplet社區(qū)和市場(chǎng)雖然仍處于發(fā)展初期,但其核心力量穩(wěn)固,發(fā)展勢(shì)頭強(qiáng)勁。下周,Chiplet社區(qū)的大部分成員將齊聚圣克拉拉參加Chiplet峰會(huì)。Cadence、開(kāi)放計(jì)算項(xiàng)目(Open Compute Project )、Synopsys和Alphawave Semi(已被高通收購(gòu))的高管將發(fā)表主題演講。

Bhatnaga表示,采用UCIe是建立芯片組標(biāo)準(zhǔn)的核心,因此也是擴(kuò)大芯片組社區(qū)規(guī)模和范圍的關(guān)鍵。他還指出,芯片社區(qū)中有些人對(duì)采用UCIe持謹(jǐn)慎態(tài)度。他說(shuō),供應(yīng)商希望確保他們?cè)赨CIe上的投資能夠獲得回報(bào)。

“UCIe的普及對(duì)芯片市場(chǎng)來(lái)說(shuō)確實(shí)是一件好事,”Bhatnaga說(shuō)道。“隨著UCIe的普及,人們相信,如果他們?cè)谛酒鲜褂肬CIe,以后也能在其他項(xiàng)目中與其他合作伙伴一起使用。這確實(shí)很有幫助?!?/span>

來(lái)源:編譯自hpcwire

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54369

    瀏覽量

    468914
  • HPC
    HPC
    +關(guān)注

    關(guān)注

    0

    文章

    348

    瀏覽量

    25061
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    499

    瀏覽量

    13643
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    這個(gè)電路有哪些核心功能呢?

    工程師必看!這張經(jīng)典電路,是電子行業(yè)的“入門基石”! 作為電子設(shè)計(jì)的核心基礎(chǔ)電路,它涵蓋了核心元器件原理、信號(hào)處理邏輯、基礎(chǔ)調(diào)試邏輯,是每個(gè)工程師從理論到實(shí)踐的必經(jīng)之路。 不管是剛?cè)胄械男氯?,還是深耕多年的老工程師,看到它都能瞬間喚醒專業(yè)記憶。 轉(zhuǎn)發(fā)給身邊的工程師,看看誰(shuí)能一眼說(shuō)出它的核心功能!
    發(fā)表于 04-15 11:08

    國(guó)產(chǎn)DC-DC電源模塊的SYNQOR兼容性設(shè)計(jì)與產(chǎn)業(yè)化挑戰(zhàn)

    從SYNQOR到國(guó)產(chǎn)電源模塊的替代,不僅是供應(yīng)鏈的轉(zhuǎn)移,更是中國(guó)電子產(chǎn)業(yè)從“跟隨”到“并行”乃至“引領(lǐng)”的必經(jīng)之路。智騰電源等企業(yè)的實(shí)踐表明,國(guó)產(chǎn)電源模塊在技術(shù)性能上已具備替代能力,在成本、交期、服務(wù)等方面更具本土優(yōu)勢(shì)。
    的頭像 發(fā)表于 01-09 14:54 ?312次閱讀
    國(guó)產(chǎn)DC-DC電源模塊的SYNQOR兼容性設(shè)計(jì)與產(chǎn)業(yè)化挑戰(zhàn)

    碳足跡算不清?全鏈路能源系統(tǒng),一鍵生成碳排報(bào)告

    在 “雙碳” 目標(biāo)推進(jìn)下,碳足跡核算已成為企業(yè)高質(zhì)量發(fā)展必經(jīng)之路。全鏈路能源系統(tǒng)憑借 “數(shù)據(jù)自動(dòng)采集、核算精準(zhǔn)智能、報(bào)告一鍵生成” 的核心優(yōu)勢(shì),讓碳核算從 “耗時(shí)費(fèi)力的難題” 變?yōu)?“高效便捷的工具”,既為合規(guī)經(jīng)營(yíng)護(hù)航,也為節(jié)能降碳提供數(shù)據(jù)支撐。
    的頭像 發(fā)表于 11-19 09:45 ?479次閱讀
    碳足跡算不清?全鏈路能源系統(tǒng),一鍵生成碳排報(bào)告

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實(shí)

    來(lái)源:內(nèi)容來(lái)自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對(duì)芯片chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開(kāi)始規(guī)劃基于芯片的設(shè)計(jì),也稱為多
    的頭像 發(fā)表于 10-23 12:19 ?519次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實(shí)

    多軸驅(qū)動(dòng)器如何實(shí)現(xiàn)高速運(yùn)行與高精控制雙突破

    以直線電機(jī)為代表的直驅(qū)技術(shù)是解決精密生產(chǎn)中高精度、高吞吐量要求的必經(jīng)之路,精密設(shè)備的的驅(qū)動(dòng)控制架構(gòu)構(gòu)建也要同時(shí)滿足系統(tǒng)兼容和特殊結(jié)構(gòu)的復(fù)雜要求。在精密運(yùn)動(dòng)平臺(tái)領(lǐng)域,分布式多軸驅(qū)動(dòng)器成為了解決關(guān)鍵問(wèn)題的熱門產(chǎn)品。
    的頭像 發(fā)表于 09-16 17:40 ?788次閱讀
    多軸驅(qū)動(dòng)器如何實(shí)現(xiàn)高速運(yùn)行與高精控制雙突破

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過(guò)去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來(lái)越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺(tái):CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問(wèn)題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1177次閱讀

    手把手教你設(shè)計(jì)Chiplet

    SoC功能拆分成更小的異構(gòu)或同構(gòu)芯片(稱為芯片集),并將這些Chiplet集成到單個(gè)系統(tǒng)級(jí)封裝(SIP)中,其中總硅片尺寸可能超過(guò)單個(gè)SoC的光罩尺寸。SIP不僅
    的頭像 發(fā)表于 09-04 11:51 ?928次閱讀
    手把手教你設(shè)計(jì)<b class='flag-5'>Chiplet</b>

    數(shù)字化工廠及五大核心系統(tǒng)(ERP、PLM、MES、WMS、QMS)

    在我國(guó)邁向工業(yè)化、現(xiàn)代化的過(guò)程中,信息化是必經(jīng)之路。對(duì)于生產(chǎn)制造這類傳統(tǒng)企業(yè)來(lái)說(shuō),更應(yīng)該積極地引入信息化技術(shù),提高生產(chǎn)的數(shù)字化水平,確保整個(gè)生產(chǎn)活動(dòng)安全可控。 “工業(yè)4.0”最顯著的特征是智能工廠的廣泛普及。而智能工廠是在數(shù)字化工廠的基礎(chǔ)上發(fā)展而來(lái)的,沒(méi)有數(shù)字化就沒(méi)有智能化。
    的頭像 發(fā)表于 08-26 13:49 ?1324次閱讀
    數(shù)字化工廠及五大核心系統(tǒng)(ERP、PLM、MES、WMS、QMS)

    Chiplet與3D封裝技術(shù):后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    在摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1372次閱讀
    <b class='flag-5'>Chiplet</b>與3D封裝技術(shù):后摩爾時(shí)代的<b class='flag-5'>芯片</b>革命與屹立芯創(chuàng)的良率保障

    車用虛擬化技術(shù):域控融合的必經(jīng)之路

    本文闡述了汽車電子架構(gòu)從分布式向集中化演進(jìn)的趨勢(shì),黑芝麻智能分析了集中化帶來(lái)的安全隔離、實(shí)時(shí)性等關(guān)鍵挑戰(zhàn),并指出車用虛擬化技術(shù)是實(shí)現(xiàn)域控融合的核心解決方案。該技術(shù)能夠優(yōu)化資源分配、保障功能安全,從而有效推動(dòng)汽車的智能化變革。
    的頭像 發(fā)表于 07-05 16:14 ?1397次閱讀

    芯盾時(shí)代零信任安全網(wǎng)關(guān)助力智慧校園安全升級(jí)

    隨著數(shù)字化轉(zhuǎn)型持續(xù)深入,“智慧校園”已成為高校發(fā)展的必經(jīng)之路。從統(tǒng)一門戶、一卡通到教務(wù)系統(tǒng)、選課系統(tǒng),各類應(yīng)用極大地便利了師生的工作與學(xué)習(xí)。
    的頭像 發(fā)表于 06-24 09:40 ?920次閱讀

    VLA,是完全自動(dòng)駕駛的必經(jīng)之路?

    電子發(fā)燒友網(wǎng)報(bào)道 (文/梁浩斌)最近,智駕領(lǐng)域又出現(xiàn)多個(gè)“新名詞”,比如蔚來(lái)推出的NWM、多家車企和智駕供應(yīng)商都在宣傳的VLA。實(shí)際上,從各家的路線來(lái)看,隨著更大算力的芯片,比如小鵬、蔚來(lái)自研的智駕
    的頭像 發(fā)表于 06-18 00:06 ?9711次閱讀

    MEMS測(cè)試設(shè)備標(biāo)準(zhǔn)化:降本增效必經(jīng)之路

    經(jīng)過(guò)二十余年產(chǎn)業(yè)化發(fā)展,微機(jī)電系統(tǒng)(MEMS)行業(yè)正迎來(lái)關(guān)鍵轉(zhuǎn)型期——從定制化測(cè)試解決方案向標(biāo)準(zhǔn)化設(shè)備與方法轉(zhuǎn)變。這一變化或預(yù)示著產(chǎn)業(yè)將逐步告別"應(yīng)用定制化"的傳統(tǒng)模式。構(gòu)建標(biāo)準(zhǔn)化、通用化測(cè)試平臺(tái),有望提升MEMS廠商效率、優(yōu)化成本、改善擴(kuò)展性,并助力其在競(jìng)爭(zhēng)日益激烈的市場(chǎng)環(huán)境中破局前行。MEMS測(cè)試面臨的挑戰(zhàn)自本世紀(jì)初以來(lái),微機(jī)電系統(tǒng)(MEMS)器件已廣泛
    的頭像 發(fā)表于 05-12 11:46 ?1197次閱讀
    MEMS測(cè)試設(shè)備標(biāo)準(zhǔn)化:降本增效<b class='flag-5'>必經(jīng)之路</b>

    從技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過(guò)技術(shù)積累推動(dòng)中國(guó)從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?1059次閱讀

    Chiplet與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過(guò)多個(gè)相對(duì)較小的模塊來(lái)實(shí)現(xiàn),而先進(jìn)封裝則提供了一種高效的方式來(lái)將這些模塊集成到一個(gè)封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2192次閱讀
    <b class='flag-5'>Chiplet</b>與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)