近日,核芯互聯(lián)正式推出新一代高性能、低相位噪聲可編程任意時鐘發(fā)生器——CLG6965。該芯片專為高性能消費電子、網(wǎng)絡通信、工業(yè)控制及數(shù)據(jù)通信領域打造,在極其緊湊的封裝內(nèi),集成了強大的時鐘生成與管理功能,以超低抖動、前沿的PCIe Gen6支持以及高度靈活的可編程性,在PCIe Gen6 (SSC off)(PLL BW of 500K–1.8MHz, CDR = 20MHz)測試條件下,抖動的典型值僅為30fs,為國產(chǎn)時鐘芯片提供了新的選擇。

一、 極致尺寸:4×4mm小封裝,釋放PCB空間
在服務器主板、交換機線卡及高端嵌入式系統(tǒng)中,PCB面積的優(yōu)化至關重要。CLG6965采用了業(yè)界通用的4 × 4 mm24-VFQFPN 封裝工藝,在保證高性能的同時實現(xiàn)了體積的最小化。這一極致的小封裝設計,意味著:
節(jié)省空間:相比傳統(tǒng)大封裝時鐘芯片,體積大幅縮減,更適合交換機、路由器等高密度板卡設計。
布局靈活:允許工程師將其更緊湊地放置在芯片組附近,縮短信號傳輸距離,改善信號完整性。
無縫替換:作為通用時鐘發(fā)生器,該封裝符合業(yè)界主流標準,便于工程師進行國產(chǎn)化替代設計,降低替換成本。
二、 性能強勁:超低抖動,前瞻支持PCIe Gen6
在保持封裝小巧的同時,CLG6965也保證高時鐘信號性能:
1. 超低抖動設計芯片內(nèi)置高性能低噪聲PLL,輸出相位抖動典型值低至0.2ps RMS,全溫范圍內(nèi)典型抖動小于0.4ps RMS。這一指標能夠滿足高速接口對時鐘質(zhì)量的嚴苛要求,有效提升系統(tǒng)的信噪比與穩(wěn)定性。

2. 緊跟高速接口趨勢:支持PCIe Gen6緊跟高速計算發(fā)展步伐,CLG6965完美支持PCI Express Gen 1.0 至 Gen 6.0(SSC Off模式),以及Gen 1.0 至 Gen 4.0的擴頻時鐘(SSC On模式)。這意味著無論是當下的主流服務器設計,還是下一代AI計算平臺,CLG6965都能提供精準可靠的時鐘支持。
3. 寬頻VCO與任意頻率生成
內(nèi)置5GHz~6GHz寬范圍VCO,支持從極低頻(1kHz)到350MHz的差分輸出,以及最高200MHz的LVCMOS輸出。基于分數(shù)分頻技術,可實現(xiàn)精度高達50ppb的任意頻率轉(zhuǎn)換,滿足音視頻等非標頻應用需求。
三、 功能特色:四大OTP配置,靈活應對復雜場景
CLG6965不僅在性能上表現(xiàn)出色,更通過一系列特色功能,大幅簡化了系統(tǒng)設計流程,提升了產(chǎn)品的易用性與靈活性。
1. 四組OTP存儲器,硬件管腳一鍵切換這是CLG6965的一大亮點。芯片內(nèi)部集成了四組一次性可編程(OTP)存儲器。
靈活配置:工程師可以通過GPIO或引腳拉電阻方式,在四種預設配置間輕松切換。
一物多用:同一顆芯片可以適配不同的系統(tǒng)模式(如全功能模式、省電模式)、不同的地區(qū)標準,或用于生產(chǎn)線的極限測試,無需更換物料,極大簡化了BOM管理。
2. 高可靠性:冗余輸入與無毛刺切換針對服務器、電信線路卡等對可靠性要求極高的場景,CLG6965提供了雙時鐘輸入冗余功能。在主備時鐘源切換過程中,芯片可實現(xiàn)無毛刺切換,確保下游設備在時鐘源故障或維護期間維持正常運轉(zhuǎn),提升系統(tǒng)魯棒性。
3. 多樣化輸出與獨立擴頻
混合電平支持:提供4對通用差分輸出(支持LVPECL、LVDS、HCSL)和1個LVCMOS參考時鐘輸出。支持1.8V、2.5V、3.3V混合電壓供電,輕松實現(xiàn)電平轉(zhuǎn)換。
獨立擴頻(SSC):每個輸出通道均支持獨立的擴頻調(diào)制,可有效降低系統(tǒng)EMI干擾,幫助產(chǎn)品通過電磁兼容認證。
四、 典型應用場景
憑借小封裝、高性能、靈活配置的核心優(yōu)勢,CLG6965適用于廣泛的終端產(chǎn)品:
網(wǎng)絡通信:以太網(wǎng)交換機、路由器、MSAN/DSLAM/PON、電信線路卡。
高速計算與存儲:服務器主板、FPGA/處理器時鐘板卡、光纖通道、SAN存儲設備。
消費與工業(yè):多功能打印機、廣播音視頻設備、工業(yè)自動化控制。
結(jié)語
CLG6965的發(fā)布,展示了核芯互聯(lián)在高性能時鐘芯片設計領域的深厚積累。作為一款支持PCIe Gen6、具備四組OTP配置功能的4×4mm時鐘發(fā)生器,CLG6965將有力支撐國內(nèi)通信與計算產(chǎn)業(yè)的升級需求,為工程師提供更具性價比、更易用的設計選擇。
如需獲取樣片申請、評估板支持或更詳細的數(shù)據(jù)手冊,請聯(lián)系核芯互聯(lián)技術支持團隊。
-
時鐘發(fā)生器
+關注
關注
1文章
355瀏覽量
70157 -
低相位噪聲
+關注
關注
0文章
17瀏覽量
5393 -
核芯互聯(lián)
+關注
關注
0文章
40瀏覽量
2488
原文標題:國產(chǎn)高性能任意時鐘發(fā)生器CLG6965發(fā)布:4×4mm小封裝,支持PCIe Gen6
文章出處:【微信號:gh_0dbe96735e9d,微信公眾號:核芯互聯(lián)】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
核芯互聯(lián)正式推出新一代高性能低相位噪聲可編程任意時鐘發(fā)生器CLG6965
評論