深入剖析AD9516-0:一款高性能的14輸出時(shí)鐘發(fā)生器
在電子系統(tǒng)的設(shè)計(jì)中,穩(wěn)定且低抖動(dòng)的時(shí)鐘信號(hào)是確保系統(tǒng)高性能運(yùn)行的關(guān)鍵因素之一。今天,我們就來(lái)深入探討一款功能強(qiáng)大的時(shí)鐘發(fā)生器——AD9516-0。
文件下載:AD9516-0.pdf
一、AD9516-0簡(jiǎn)介與特性
1.1 基本信息
AD9516-0是一款具有14個(gè)輸出的時(shí)鐘發(fā)生器,集成了2.8 GHz的VCO,能提供亞皮秒級(jí)的抖動(dòng)性能,為各類電子設(shè)備提供精準(zhǔn)的時(shí)鐘信號(hào)。它采用64引腳的LFCSP封裝,可在單3.3 V電源下穩(wěn)定工作,適用于工業(yè)溫度范圍( - 40°C至 + 85°C)。
1.2 特性亮點(diǎn)
- 低相位噪聲PLL:片上PLL和VCO的組合,能有效降低相位噪聲,其中片上VCO的頻率范圍為2.55 GHz至2.95 GHz,也可選擇外接最高2.4 GHz的VCO/VCXO。
- 靈活的參考輸入:具備1個(gè)差分或2個(gè)單端參考輸入,支持LVPECL、LVDS或CMOS參考信號(hào),頻率最高可達(dá)250 MHz,還帶有參考監(jiān)控和自動(dòng)/手動(dòng)參考切換/保持模式。
- 豐富的輸出類型:
- 6對(duì)1.6 GHz的LVPECL輸出,輸出抖動(dòng)僅為225 fs rms,通道間 skew小于10 ps。
- 4對(duì)800 MHz的LVDS時(shí)鐘輸出,輸出抖動(dòng)為275 fs rms,每個(gè)LVDS輸出還可重新配置為兩個(gè)250 MHz的CMOS輸出。
- 可編程延遲與同步:各輸出通道具有可編程延遲功能,可調(diào)整相移,還支持所有輸出在上電時(shí)自動(dòng)同步以及手動(dòng)輸出同步。
二、工作原理與配置
2.1 基本工作原理
AD9516-0的核心是其PLL,包括相位頻率檢測(cè)器(PFD)、電荷泵(CP)、VCO和分頻器等部分。PFD比較參考信號(hào)和VCO反饋信號(hào)的相位和頻率差異,輸出誤差信號(hào)控制CP,CP調(diào)節(jié)電流對(duì)環(huán)路濾波器充電或放電,生成的電壓驅(qū)動(dòng)VCO調(diào)整輸出頻率,最終實(shí)現(xiàn)PLL的鎖定。
2.2 多種配置模式
- 高頻時(shí)鐘分配:上電默認(rèn)配置下,PLL斷電,CLK/CLK輸入通過(guò)VCO分頻器連接到分配部分,支持最高2400 MHz的外部輸入,適用于高頻信號(hào)分配。
- 內(nèi)部VCO和時(shí)鐘分配:使用內(nèi)部VCO和PLL時(shí),需使用VCO分頻器確保輸入到通道分頻器的頻率不超過(guò)1600 MHz,還需對(duì)VCO進(jìn)行校準(zhǔn)以保證性能。
- 時(shí)鐘分配或外部VCO < 1600 MHz:當(dāng)外部時(shí)鐘源或VCO/VCXO頻率低于1600 MHz時(shí),可繞過(guò)VCO分頻器,簡(jiǎn)化配置。
三、關(guān)鍵參數(shù)與性能
3.1 電源要求
它對(duì)電源有明確要求,如主電源VS為3.3 V ± 5%,LVPECL電源VS_LVPECL標(biāo)稱值為2.5 V至3.3 V,電荷泵電源VCP范圍為VS至5.25 V。
3.2 時(shí)鐘輸出特性
- 頻率范圍:LVPECL輸出最高可達(dá)2950 MHz,LVDS輸出為800 MHz,CMOS輸出為250 MHz。
- 電壓與抖動(dòng):不同輸出類型有各自的電壓和抖動(dòng)指標(biāo),如LVPECL輸出的差分電壓為550 - 980 mV,輸出抖動(dòng)低至225 fs rms。
3.3 噪聲與抖動(dòng)性能
數(shù)據(jù)手冊(cè)詳細(xì)給出了時(shí)鐘輸出的附加相位噪聲、絕對(duì)相位噪聲和絕對(duì)時(shí)間抖動(dòng)等指標(biāo)。例如,在特定條件下,LVPECL輸出的附加時(shí)間抖動(dòng)低至40 fs rms,展現(xiàn)出出色的抗噪聲能力。
四、應(yīng)用場(chǎng)景與設(shè)計(jì)考慮
4.1 應(yīng)用場(chǎng)景廣泛
- 通信領(lǐng)域:適用于10/40/100 Gb/sec網(wǎng)絡(luò)線卡,如SONET、同步以太網(wǎng)、OTU2/3/4等系統(tǒng),為高速數(shù)據(jù)傳輸提供穩(wěn)定時(shí)鐘。
- 數(shù)據(jù)轉(zhuǎn)換:可用于高速ADC、DAC、DDS、DDC、DUC等設(shè)備的時(shí)鐘驅(qū)動(dòng),提升數(shù)據(jù)轉(zhuǎn)換性能。
- 無(wú)線通信:在高性能無(wú)線收發(fā)器中作為時(shí)鐘源,確保信號(hào)的穩(wěn)定傳輸和接收。
- 測(cè)試測(cè)量:ATE和高性能儀器也需要高精度的時(shí)鐘信號(hào),AD9516-0能滿足其需求。
4.2 設(shè)計(jì)注意事項(xiàng)
- 電源設(shè)計(jì):合理設(shè)計(jì)電源,確保電源穩(wěn)定性,減少電源噪聲對(duì)芯片性能的影響。
- 環(huán)路濾波器設(shè)計(jì):PLL的環(huán)路濾波器對(duì)系統(tǒng)性能至關(guān)重要,需根據(jù)具體應(yīng)用需求選擇合適的元件參數(shù),可借助ADIsimCLK等工具進(jìn)行設(shè)計(jì)。
- 輸出端接:不同輸出類型(LVPECL、LVDS、CMOS)有不同的端接要求,需正確設(shè)計(jì)端接電路,保證信號(hào)質(zhì)量。
五、實(shí)際應(yīng)用案例
在某高速數(shù)據(jù)采集系統(tǒng)中,需要對(duì)高頻模擬信號(hào)進(jìn)行高精度采樣,這就對(duì)采樣時(shí)鐘的質(zhì)量提出了極高要求。AD9516-0的低抖動(dòng)和低相位噪聲特性正好滿足了這一需求,通過(guò)合理配置其輸出參數(shù),為ADC提供了穩(wěn)定、精準(zhǔn)的采樣時(shí)鐘,顯著提高了數(shù)據(jù)采集的精度和可靠性。
AD9516-0以其豐富的功能、出色的性能和靈活的配置選項(xiàng),成為眾多電子系統(tǒng)設(shè)計(jì)中時(shí)鐘解決方案的理想選擇。不過(guò),在實(shí)際應(yīng)用中,我們還需根據(jù)具體需求和設(shè)計(jì)要求,仔細(xì)研究其數(shù)據(jù)手冊(cè),合理規(guī)劃電路,以充分發(fā)揮其優(yōu)勢(shì),實(shí)現(xiàn)系統(tǒng)的高性能運(yùn)行。你在使用這款芯片的過(guò)程中遇到過(guò)哪些問(wèn)題呢?歡迎在評(píng)論區(qū)留言分享。
-
電子系統(tǒng)
+關(guān)注
關(guān)注
0文章
515瀏覽量
32349 -
時(shí)鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
355瀏覽量
70158
發(fā)布評(píng)論請(qǐng)先 登錄
深入剖析AD9516-0:一款高性能的14輸出時(shí)鐘發(fā)生器
評(píng)論