chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB元器件應(yīng)該遵循哪些布線規(guī)則

HOT-ic ? 2018-09-28 10:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、畫(huà)定布線區(qū)域距PCB板邊≤1mm的區(qū)域內(nèi),以及安裝孔周圍1mm內(nèi),禁止布線;

2、電源線盡可能的寬,不應(yīng)低于18mil;信號(hào)線寬不應(yīng)低于12mil;cpu入出線不應(yīng)低于10mil(或8mil);線間距不低于10mil;

3、正常過(guò)孔不低于30mil;

4、 雙列直插:焊盤(pán)60mil,孔徑40mil;

1/4W電阻: 51*55mil(0805表貼);直插時(shí)焊盤(pán)62mil,孔徑42mil;

無(wú)極電容: 51*55mil(0805表貼);直插時(shí)焊盤(pán)50mil,孔徑28mil;

5、 注意電源線與地線應(yīng)盡可能呈放射狀,以及信號(hào)線不能出現(xiàn)回環(huán)走線。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4417

    文章

    23959

    瀏覽量

    426031
  • 元器件
    +關(guān)注

    關(guān)注

    113

    文章

    5038

    瀏覽量

    100275
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PLC和變頻器布線規(guī)

    要求: 核心布線規(guī)范:信號(hào)與動(dòng)力分離 這是最關(guān)鍵的原則,必須嚴(yán)格遵守: 保持物理距離 :控制信號(hào)線(特別是模擬量)必須與動(dòng)力線(主回路)分開(kāi)走線,間距至少 30cm ??刂乒駜?nèi)也同樣適用。 走線方式 :強(qiáng)弱電應(yīng)分層分區(qū)布置,避免長(zhǎng)距離
    的頭像 發(fā)表于 04-15 07:13 ?337次閱讀
    PLC和變頻器<b class='flag-5'>布線規(guī)</b>范

    技術(shù)資訊 I PCB設(shè)計(jì)三大頑疾:規(guī)則亂、布線慢、疊層偏——Allegro X Designer 的系統(tǒng)級(jí)解法

    在高速、高密度的PCB設(shè)計(jì)項(xiàng)目中,工程師的設(shè)計(jì)早已邁入了另外一個(gè)臺(tái)階——從“連通即可”的基礎(chǔ)要求,躍遷至以規(guī)則驅(qū)動(dòng)、以仿真驗(yàn)證、以工藝為導(dǎo)向的精密設(shè)計(jì)時(shí)代。本文基于AllegroXDesigner
    的頭像 發(fā)表于 03-27 16:44 ?7033次閱讀
    技術(shù)資訊 I <b class='flag-5'>PCB</b>設(shè)計(jì)三大頑疾:<b class='flag-5'>規(guī)則</b>亂、<b class='flag-5'>布線</b>慢、疊層偏——Allegro X Designer 的系統(tǒng)級(jí)解法

    PCB元器件推力測(cè)試怎么做?推拉力測(cè)試機(jī)廠家實(shí)拍測(cè)試操作流程

    最近,我們接待了一位做PCB元器件制造的客戶,他們遇到了一個(gè)棘手的質(zhì)量問(wèn)題:同樣是0201規(guī)格的貼片,在不同批次的電路板上表現(xiàn)出的焊接強(qiáng)度差異很大,有的輕輕一碰就掉,有的怎么推都推不掉??蛻粝胫?/div>
    的頭像 發(fā)表于 03-24 09:36 ?185次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>元器件</b>推力測(cè)試怎么做?推拉力測(cè)試機(jī)廠家實(shí)拍測(cè)試操作流程

    【「Altium Designer 25 電路設(shè)計(jì)精進(jìn)實(shí)踐」閱讀體驗(yàn)】+第六章節(jié) PCB設(shè)計(jì)

    一放,在布局好了之后,布線的時(shí)候再設(shè)置也不遲 放置器件,可以放在配置規(guī)則前面 三、布線 這前面可以先把快捷鍵設(shè)置下,方便自己快速有限的布線
    發(fā)表于 02-26 11:05

    PCB中常用的快捷鍵

    ● M + M 移動(dòng)元器件 ● S + L 兩次左鍵,選中多條線同時(shí)走線 ● 拖動(dòng)器件 + L 元器件頂層、底層快速切換 ● T + U 刪除全部布線(all) ● J + C在
    發(fā)表于 01-30 06:01

    PCB外觀品質(zhì)標(biāo)準(zhǔn)判定規(guī)則

    PCB對(duì)PCB長(zhǎng)、寬均按照±0.15mm管控。 V-CUT余厚公差: 若無(wú)特殊要求,華秋PCB按照板厚的1/3、公差±0.1mm管控,上下刀對(duì)位精度±0.1mm。 2、板翹 對(duì)于用于表面貼裝
    發(fā)表于 01-29 14:39

    為了減少電磁干擾,裝置在硬件設(shè)計(jì)時(shí)應(yīng)該遵循哪些原則?

    在硬件設(shè)計(jì)階段減少電磁干擾(EMI)對(duì)電能質(zhì)量在線監(jiān)測(cè)裝置的影響,需遵循 “ 源頭抑制、路徑阻斷、敏感防護(hù) ” 三大核心邏輯,覆蓋元器件選型、電路拓?fù)?、信?hào)隔離、濾波設(shè)計(jì)、接地布局、PCB 設(shè)計(jì)等全
    的頭像 發(fā)表于 09-19 15:41 ?1089次閱讀

    怎么找出PCB光電元器件失效問(wèn)題

    在電子信息產(chǎn)品中,PCB作為元器件的載體與電路信號(hào)傳輸?shù)年P(guān)鍵樞紐,其質(zhì)量與可靠性對(duì)整機(jī)設(shè)備起著決定性作用。隨著產(chǎn)品小型化及環(huán)保要求的提升,PCB正向高密度、高Tg和環(huán)保方向發(fā)展。然而,受成本和技術(shù)
    的頭像 發(fā)表于 08-15 13:59 ?856次閱讀
    怎么找出<b class='flag-5'>PCB</b>光電<b class='flag-5'>元器件</b>失效問(wèn)題

    PCB特殊元器件布局策略

    在高速PCB設(shè)計(jì)中,特殊元器件的布局直接影響信號(hào)完整性、散熱性能及制造可行性。本文結(jié)合行業(yè)實(shí)踐與工程案例,系統(tǒng)闡述高頻、高壓、重型、熱敏及可調(diào)元器件的布局規(guī)范與優(yōu)化方法。 ? 一、高頻元器件
    的頭像 發(fā)表于 06-10 13:17 ?770次閱讀

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳
    的頭像 發(fā)表于 05-28 19:34 ?2650次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    PCB布局與布線規(guī)則

    獲取完整文檔資料可下載附件哦?。。?!如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一下哦~
    發(fā)表于 05-26 16:44

    時(shí)源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號(hào)線在相鄰層沿同一方向走線,以此降低不必要的層間串?dāng)_。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?1048次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?1837次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢(shì)下,MDDESD(靜電二極管)防護(hù)設(shè)計(jì)變得至關(guān)重要。除了元器件選型,PCB布線與布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實(shí)戰(zhàn)經(jīng)驗(yàn),分享一些
    的頭像 發(fā)表于 04-25 09:43 ?890次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風(fēng)險(xiǎn)?<b class='flag-5'>PCB</b>布局的抗干擾設(shè)計(jì)技巧

    PCB設(shè)計(jì)布線規(guī)范總結(jié)

    但實(shí)際上,布線的好壞,直接決定了電路的性能、工藝良率和長(zhǎng)期可靠性!
    的頭像 發(fā)表于 04-24 11:25 ?2582次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>布線規(guī)</b>范總結(jié)