由于高速傳輸?shù)臄?shù)據(jù)速率和緊密耦合布線,高速PCB設(shè)計的串?dāng)_分析變得越來越重要。傳統(tǒng)的基于路的分析已不能滿足精度要求,需要三維全波電磁求解器來模擬與PCB結(jié)構(gòu)和頻率相關(guān)的效應(yīng)。本文介紹了一種兼具速度和精度的新型混合求解器技術(shù),同時開發(fā)了通過S參數(shù)后處理用于量化串?dāng)_水平的串?dāng)_度量的技術(shù)。結(jié)合這兩種技術(shù),工程師可以僅在數(shù)小時內(nèi)就能按計劃實現(xiàn)全板串?dāng)_分析,從而顯著縮短layout后的檢查時間并確保及時簽核。
1
簡介
串?dāng)_存在于高速PCB中的不同區(qū)域。導(dǎo)致串?dāng)_的一個重要來源是連接器和封裝下的引腳通孔區(qū)域和扇出區(qū)域。在本文中,我們將用Heracles工具來進行快速全板串?dāng)_掃描,以實現(xiàn)信號完整性和高速PCB設(shè)計的簽核。Heracles提供的混合全波EM求解器具有與傳統(tǒng)3D求解器相同的精度,但運行速度提高了一個數(shù)量級。

圖 1 Heracles 流程
2
混合電磁場求解器
Heracles集成了一套新的基于區(qū)域分解的混合算法,與傳統(tǒng)的3D求解器相比,它在保持3D仿真精度的同時能顯著提高速度。首先,3D PCB結(jié)構(gòu)會被分解為多個層,其中具有純via的層可以使用via求解器快速求解,而具有via和trace的層則通過3D FEM求解器來解決。

圖2 Hybrid 電磁場求解器
3
針對串?dāng)_的ICN/TDT
在頻域中,ICN(累積串?dāng)_噪聲)一般被用于量化串?dāng)_水平,它表示串?dāng)_作為頻域中串?dāng)_噪聲相對于被傳輸信號的功率譜的加權(quán)和。 在時域中,NEXT和FEXT串?dāng)_可以通過其頻域?qū)?yīng)的傅里葉變換獲得。測量峰值能表示相應(yīng)干擾源的串?dāng)_水平。所有干擾源的串?dāng)_噪聲總和就是時域中的串?dāng)_量化。

圖3 單擾 ICN 與 TDT
4
全板串?dāng)_檢查
在芯禾科技Heracles工具中,設(shè)計人員可以輕松選擇協(xié)議中定義的網(wǎng)絡(luò)匹配規(guī)則的串?dāng)_掃描區(qū)域。在串?dāng)_矩陣中,使用了3種顏色來突出顯示串?dāng)_級別(pass/warning/alert)。 串?dāng)_矩陣允許設(shè)計人員在Allegro工具中定位串?dāng)_熱點,并返回EM仿真模型。

圖4 EM 仿真模型
5
結(jié)論
本文介紹了Heracles工具中的混合求解器技術(shù)。與傳統(tǒng)的3D求解器相比,它可以在保持3D仿真精度的同時顯著提高速度。設(shè)計人員使用Heracles工具,能夠在幾個小時內(nèi)實現(xiàn)完整的全電路板串?dāng)_分析,從而顯著縮短layout后的檢查時間并確保及時簽核。

圖5 仿真結(jié)果
-
pcb
+關(guān)注
關(guān)注
4415文章
23950瀏覽量
425978 -
求解器
+關(guān)注
關(guān)注
0文章
85瀏覽量
4955
原文標(biāo)題:用于SI簽核的自動串?dāng)_掃描、阻抗掃描和DRC+
文章出處:【微信號:Xpeedic,微信公眾號:Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
《FPGACPLD設(shè)計工具──Xilinx+ISE使用詳解》
混合電路和模塊技術(shù)簡史
混合信號設(shè)計的模擬工具
請問基本的混合信號測試技術(shù)包括哪些?
混合FEBI求解器的實現(xiàn)
IE和FEBI求解器詳解及對比
基于SMT求解器的程序路徑驗證方法
Xpeedic Heracles工具集成了一種全新的混合求解器技術(shù)
關(guān)于MATLAB連續(xù)模型求解方法介紹和分析
混合算法(GA+TS)求解作業(yè)車間調(diào)度問題—禁忌搜索部分
CST求解器選擇指南:瞬態(tài)(T)、頻域(F)還是積分方程(I)
Heracles工具中的混合求解器技術(shù)詳解
評論