chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Achronix推出Speedster7tFPGA系列產(chǎn)品 簡化設(shè)計FPGA靈活性

電子工程師 ? 來源:yxw ? 2019-05-27 14:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著人工智能、機器學習等應(yīng)用場景快速發(fā)展演進,對芯片的算力、安全性等性能也提出了更高的訴求。

據(jù)市場調(diào)研公司SemicoResearch數(shù)據(jù)顯示,2018年FPGA市值約為10億美元,在未來4年內(nèi),人工智能應(yīng)用中FPGA的市場規(guī)模將增長3倍,達到52億美元。

要知道,這個增長是非常驚人的,畢竟過去多年,F(xiàn)PGA市場的年均增長率也才8%-9%。

目前人工智能、機器學習等應(yīng)用場景的FPGA市場約為25%,預計兩年后將達到72%。如此龐大的市場空間,則需要性能更高、更加靈活的AI 算法解決方案。


近日,基于FPGA的硬件加速器件和高性能嵌入式FPGA(eFPGA)半導體知識產(chǎn)權(quán)(IP)領(lǐng)導性企業(yè)Achronix半導體公司推出了創(chuàng)新性的Speedster7tFPGA系列產(chǎn)品,以其具有ASIC一樣的性能,還可簡化設(shè)計的FPGA靈活性和增強功能,從而遠遠超越傳統(tǒng)的FPGA解決方案。

為何要研發(fā)Speedster7tFPGA?

據(jù)了解,Speedster7t FPGA系列產(chǎn)品是專為高帶寬應(yīng)用進行設(shè)計,具有一個革命性的全新二維片上網(wǎng)絡(luò)(2DNoC),以及一個高密度全新機器學習處理器(MLP)模塊陣列。

該產(chǎn)品的誕生也極具有創(chuàng)新性和針對性,Achronix CEO 羅伯特·布萊克先生在接受芯師爺?shù)牟稍L時表示,在研發(fā)該芯片時,主要考慮三方面問題:

其一,如何擁有高效的計算力;

其二,如何將數(shù)據(jù)更快速、高效地傳輸?shù)接嬎銌卧校?/p>

其三,如何實現(xiàn)高效,豐富存儲緩存能力。而這也是目前數(shù)據(jù)加速所需架構(gòu)的三大要素。

Achronix CEO 羅伯特·布萊克

在演講過程中,我們能完全感受到羅伯特·布萊克先生的興奮。

他認為,Speedster7t是Achronix歷史上最令人激動的發(fā)布,代表了建立在四個架構(gòu)代系的硬件和軟件開發(fā)基礎(chǔ)上的創(chuàng)新和積淀,以及與我們領(lǐng)先客戶之間的密切合作。

Speedster7t是靈活的FPGA技術(shù)與ASIC核心效率的融合,從而提供了一個全新的‘FPGA+’芯片品類,它們可以將高性能技術(shù)的極限大大提升。

“在開發(fā)Speedster7t系列FPGA的產(chǎn)品過程中,Achronix的工程團隊完全重新構(gòu)想了整個FPGA架構(gòu),以平衡片上處理、互連和外部輸入輸出接口(I/ O),以實現(xiàn)數(shù)據(jù)密集型應(yīng)用吞吐量的最大化,這些應(yīng)用場景可見于那些基于邊緣和基于服務(wù)器的AI/ML應(yīng)用、網(wǎng)絡(luò)處理和存儲?!绷_伯特·布萊克先生補充道。

采用7nm制程工藝,集結(jié)五大優(yōu)勢

Speedster7t FPGA系列產(chǎn)品經(jīng)歷3年研發(fā),將采用臺積電7nmFinFET工藝,是專為接收來自多個高速來源的大量數(shù)據(jù)而設(shè)計。整體來看,該產(chǎn)品主要有五大優(yōu)勢:

1、較高的計算性能

AI、ML需要矢量矩陣乘法,而傳統(tǒng)的帶DSP模塊的FPGA性能有限,需要消耗額外邏輯和Memory資源,而新的MLP是高度可配置的、計算密集型的單元模塊,可支持4到24位的整點格式和高效的浮點模式,包括對TensorFlow的16位格式的支持,以及可使每個MLP的計算引擎加倍的增壓塊浮點格式的直接支持。它可提供業(yè)界最高的、基于FPGA的計算密度。

2、支持超高存儲帶寬

值得一提的是,Speedster7t器件是唯一支持GDDR6存儲器的FPGA,該類存儲器是具有最高帶寬的外部存儲器件。每個GDDR6存儲控制器都能夠支持512 Gbps的帶寬,Speedster7t器件中有多達8個GDDR6控制器,可以支持4 Tbps的GDDR6累加帶寬,并且以很小的成本就可提供與基于HBM的FPGA等效存儲帶寬。

3、高速接口

除了這種超高的存儲帶寬,Speedster7t器件還包括業(yè)界最高性能的接口端口,以支持極高帶寬的數(shù)據(jù)流。Speedster7t器件擁有多達72個業(yè)界最高性能的SerDes,可以達到1到112 Gbps的速度。還有帶有前向糾錯(FEC)的硬件400G以太網(wǎng)MAC,支持4x 100G和8x 50G的配置,以及每個控制器有8個或16個通道的硬件PCI Express Gen5控制器。

4、超高效率的數(shù)據(jù)移動

Speedster7t高速I/O和存儲器端口的產(chǎn)生的數(shù)萬兆比特數(shù)據(jù)很容易淹沒傳統(tǒng)FPGA面向比特位的可編程互連邏輯陣列的路由容量,而Speedster7t架構(gòu)包含一個可橫跨和垂直跨越FPGA邏輯陣列的創(chuàng)新性的、高帶寬的二維片上網(wǎng)絡(luò)(NOC),它們連接到所有FPGA的高速數(shù)據(jù)和存儲器接口。

它們就像疊加在FPGA互連這個城市街道系統(tǒng)上的空中高速公路網(wǎng)絡(luò)一樣,Speedster7t的NoC支持片上處理引擎之間所需的高帶寬通信。NoC中的每一行或每一列都可作為兩個256位實現(xiàn),單向的、行業(yè)標準的AXI通道,工作頻率為2Ghz,同時可為每個方向提供512 Gbps的數(shù)據(jù)流量。

值得注意的是,NOC的外圍(如下圖的大黃框)是購買的IP,但是內(nèi)部的構(gòu)造是Achronix自己設(shè)計的。

通過在Speedster中實現(xiàn)專用二維NoC,極大地簡化了高速數(shù)據(jù)移動,并確保數(shù)據(jù)流可以輕松地定向到整個FPGA結(jié)構(gòu)中的任何自定義處理引擎。

最重要的是,NOC消除了傳統(tǒng)FPGA使用可編程路由和邏輯查找表資源在整個FPGA中移動數(shù)據(jù)流中出現(xiàn)的擁塞和性能瓶頸。這種高性能網(wǎng)絡(luò)不僅可以提高Speedster7t FPGA的總帶寬容量,還可以在降低功耗的同時提高有效LUT容量。

5、高安全性

Speedster7t FPGA系列產(chǎn)品在面臨第三方攻擊的威脅時,可用最先進的比特流安全保護功能應(yīng)對,它們具有的多層防御能力可保護比特流的保密性和完整性。

密鑰是基于防篡改物理不可克隆技術(shù)(PUF)進行加密,比特流由256位的AES-GCM加密算法進行加密和驗證。為了防止來自旁側(cè)信道的攻擊,比特流被分段,每個數(shù)據(jù)段使用單獨導出的密鑰,且解密硬件采用差分功率分析(DPA)計數(shù)器措施。

此外,2048位RSA公鑰認證協(xié)議被用來激活解密和認證硬件。用戶可以確信的是當他們加載其安全比特流時,它是預期的配置,這是因為它已通過RSA公鑰、AES-GCM私鑰和CRC校驗進行了身份驗證。

產(chǎn)品多樣化,商業(yè)模式創(chuàng)新化

截至目前,針對不同的市場應(yīng)用需求,Achronix還推出了Speedster7t系列的“家族”化產(chǎn)品,如7t750、7t1500、7t3000、7t6000。

但該系列的產(chǎn)品還未正式上市,預計2019年第四季度會提供樣片及加速卡,2020年正式量產(chǎn)。其中,Speedcore eFPGA基于臺積電16FF +工藝產(chǎn)品已經(jīng)實現(xiàn)量產(chǎn)。

為了更好的為公司硬件產(chǎn)品提供支持,Achronix專門推出了配套的ACE軟件設(shè)計工具,該軟件與業(yè)界標準的邏輯綜合工具配合使用,支持FPGA設(shè)計人員便捷地將其設(shè)計映射到Speedster7t FPGA、Speedcore eFPGA和Speedchip FPGAchiplets產(chǎn)品中。值得一提的是,該ACE軟件設(shè)計工具可直接獲得。

據(jù)了解,Achronix是唯一一家既提供獨立FPGA芯片又提供Speedcore嵌入式FPGA(eFPGA)半導體知識產(chǎn)權(quán)(IP)的公司。

Achronix在Speedcore eFPGA IP中采用了與Speedster7t FPGA中使用的同一種技術(shù),可支持從Speedster7t FPGA到ASIC的無縫轉(zhuǎn)換。

事實上,自2017年以來,Achronix便開始向客戶提供Speedcore IP,它是唯一嵌入到大容量ASIC中的eFPGA技術(shù)。

在SoC中嵌入SpeedcoreIP技術(shù)將帶來多項好處,與一款獨立的FPGA芯片相比,Speedcore IP將提供高出10倍的帶寬、低100倍的延遲、低10倍的成本、功耗降低50%等優(yōu)點。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54369

    瀏覽量

    468917
  • 人工智能
    +關(guān)注

    關(guān)注

    1819

    文章

    50284

    瀏覽量

    266803
  • 機器學習
    +關(guān)注

    關(guān)注

    67

    文章

    8560

    瀏覽量

    137200

原文標題:動態(tài) | 歷經(jīng)3年!推出7nm FPGA,這家企業(yè)讓人震驚……

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Altera三大FPGA系列產(chǎn)品生命周期支持延至2045年

    近日,全球最大專注于 FPGA 解決方案的提供商 Altera 宣布,將其 Agilex、MAX 10 和 Cyclone V FPGA 系列產(chǎn)品生命周期支持延長至 2045 年。
    的頭像 發(fā)表于 04-13 16:30 ?496次閱讀

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應(yīng)用

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應(yīng)用 在當今電子科技飛速發(fā)展的時代,現(xiàn)場可編程門陣列(FPGA)和片上系統(tǒng)(SoC)FPGA憑借
    的頭像 發(fā)表于 04-07 11:55 ?181次閱讀

    賽靈思FPGA電源解決方案全解析

    賽靈思FPGA電源解決方案全解析 在當今的電子設(shè)計領(lǐng)域,現(xiàn)場可編程門陣列(FPGA)憑借其出色的設(shè)計靈活性和較低的工程成本,在眾多應(yīng)用和終端市場中占據(jù)了重要地位。然而,FPGA的電源設(shè)
    的頭像 發(fā)表于 04-02 15:45 ?172次閱讀

    京微齊力推出全新高性能AI視覺處理FPGA芯片產(chǎn)品

    2026 年 3 月 30 日,中國·北京,國內(nèi)自主研發(fā)高端通用 FPGA 芯片及新一代異構(gòu)可編程計算芯片的供應(yīng)商京微齊力宣布,正式推出其飛馬 P 系列全新高性能 AI 視覺處理 FPGA
    的頭像 發(fā)表于 03-31 15:39 ?170次閱讀

    探索Arria V系列FPGA:高性能與低功耗的完美結(jié)合

    探索Arria V系列FPGA:高性能與低功耗的完美結(jié)合 在當今的電子設(shè)計領(lǐng)域,FPGA(現(xiàn)場可編程門陣列)憑借其靈活性和高性能,成為了眾多工程師的首選。而Intel的Arria V
    的頭像 發(fā)表于 03-29 13:05 ?166次閱讀

    ADSP-218xN系列DSP微計算機:高性能與靈活性的完美結(jié)合

    就來深入了解一下這款強大的處理器。 文件下載: ADSP-2185N.pdf 一、產(chǎn)品概述 ADSP-218xN系列由六款單芯片微計算機組成,專為數(shù)字信號處理應(yīng)用而優(yōu)化。該系列成員引腳兼容,僅在片上SRAM容量上有所差異,這種特
    的頭像 發(fā)表于 03-23 16:20 ?207次閱讀

    高速MOSFET驅(qū)動芯片MAX17604:高性能與靈活性的完美結(jié)合

    高速MOSFET驅(qū)動芯片MAX17600 - MAX17605:高性能與靈活性的完美結(jié)合 在電子設(shè)計領(lǐng)域,MOSFET驅(qū)動芯片的性能直接影響著整個電路的效率和穩(wěn)定性。今天,我們就來深入探討一下
    的頭像 發(fā)表于 02-04 16:15 ?437次閱讀

    探索PCM510xA系列音頻DAC:高性能與靈活性的完美結(jié)合

    探索PCM510xA系列音頻DAC:高性能與靈活性的完美結(jié)合 在音頻電子設(shè)計領(lǐng)域,數(shù)模轉(zhuǎn)換器(DAC)的性能直接影響著音頻系統(tǒng)的音質(zhì)表現(xiàn)。今天,我們將深入探討德州儀器(TI)的PCM510xA系列
    的頭像 發(fā)表于 01-30 13:50 ?390次閱讀

    德州儀器PCM186x音頻ADC:高性能與靈活性的完美結(jié)合

    德州儀器PCM186x音頻ADC:高性能與靈活性的完美結(jié)合 在音頻處理領(lǐng)域,一款優(yōu)秀的音頻ADC(模數(shù)轉(zhuǎn)換器)對于實現(xiàn)高質(zhì)量音頻采集和處理至關(guān)重要。德州儀器(TI)的PCM186x系列音頻ADC
    的頭像 發(fā)表于 01-30 09:50 ?344次閱讀

    探索PCM186x系列音頻ADC:高性能與靈活性的完美結(jié)合

    探索PCM186x系列音頻ADC:高性能與靈活性的完美結(jié)合 在音頻處理領(lǐng)域,一款優(yōu)秀的模數(shù)轉(zhuǎn)換器(ADC)對于實現(xiàn)高質(zhì)量音頻采集和處理至關(guān)重要。德州儀器(Texas Instruments
    的頭像 發(fā)表于 01-30 09:15 ?645次閱讀

    探索PCM186x-Q1音頻ADC:高性能與靈活性的完美結(jié)合

    探索PCM186x-Q1音頻ADC:高性能與靈活性的完美結(jié)合 在汽車音頻系統(tǒng)的設(shè)計領(lǐng)域,對于高性能、高集成度音頻模數(shù)轉(zhuǎn)換器(ADC)的需求與日俱增。德州儀器(Texas Instruments)推出
    的頭像 發(fā)表于 01-29 17:40 ?715次閱讀

    EtherCAT熱插拔技術(shù):提升工業(yè)自動化系統(tǒng)靈活性的關(guān)鍵

    在工業(yè)自動化領(lǐng)域,系統(tǒng)靈活性和維護性至關(guān)重要。本文將探討EtherCAT從站熱插拔技術(shù),介紹其如何通過動態(tài)管理從站設(shè)備,提高系統(tǒng)的靈活性和維護性。EtherCAT熱插拔技術(shù)EtherCAT是一種
    的頭像 發(fā)表于 10-16 11:36 ?727次閱讀
    EtherCAT熱插拔技術(shù):提升工業(yè)自動化系統(tǒng)<b class='flag-5'>靈活性</b>的關(guān)鍵

    Achronix亮相2025全球AI芯片峰會

    在近日舉行的2025全球AI芯片峰會上,Achronix Speedster7t FPGA的大模型推理平臺展示獲得眾多業(yè)界人士的積極反響。
    的頭像 發(fā)表于 09-23 18:01 ?1457次閱讀

    PLL技術(shù)在FPGA中的動態(tài)調(diào)頻與展頻功能應(yīng)用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。在FPGA設(shè)計中,PLL因其高精度、靈活性和可編程性而得到廣泛應(yīng)用,本文將深入探討PLL技術(shù)在FPGA中的動態(tài)調(diào)頻與展頻功能應(yīng)用。
    的頭像 發(fā)表于 06-20 11:51 ?2852次閱讀
    PLL技術(shù)在<b class='flag-5'>FPGA</b>中的動態(tài)調(diào)頻與展頻功能應(yīng)用

    從發(fā)明到 AI 加速:慶祝 FPGA 創(chuàng)新 40 周年

    設(shè)計芯片時,如果規(guī)格或需求在中途、甚至在制造完成后發(fā)生變化,他們可以重新定義芯片功能以執(zhí)行不同的任務(wù)。這種靈活性令新芯片設(shè)計的開發(fā)速度更快,從而縮短了新產(chǎn)品的上市時間,并提供了 ASIC 的替代方案。 ? FPGA 對市場的影響
    發(fā)表于 06-05 17:32 ?1423次閱讀
    從發(fā)明到 AI 加速:慶祝 <b class='flag-5'>FPGA</b> 創(chuàng)新 40 周年