你知道如何借助Cyclone 10 GX ATX PLL refclk切換實施功能模擬嗎?嵌入式流轉(zhuǎn)換器實施ATX PLL重配置和通道重配置以及實施ATX PLL和通道再校準(zhǔn)呢?想學(xué)啊?我(視頻)教你啊。
設(shè)計中的實例包括:Native PHY、TX PLL、重置控制器,數(shù)據(jù)和時鐘生成邏輯等。兩個refclk用于支持,無法通過TX本地除法器實現(xiàn)的兩個不同數(shù)據(jù)速率。125MHz用于2Gbps,150MHz用于1.2Gbps。

在模擬開始時,收發(fā)器以2Gbps的數(shù)據(jù)速率運行,然后使用ATX PLL refclk切換動態(tài)重配置,重新配置為1.2Gbps。ATX PLL refclk切換通過寄存器寫操作實施,接著使用嵌入式流轉(zhuǎn)換器進(jìn)行ATX PLL重配置和再校準(zhǔn),然后就可以實施CDR refclk切換、通道重配置和再校準(zhǔn)了。
溫馨提示
在上面的視頻中有實施ATX PLL refclk切換的高級步驟,詳情見視頻。

在最后的運行模擬示例中,我們可以看到增量數(shù)據(jù)從TX發(fā)送至RX。在啟動過程中,收發(fā)器通道的運行速率為2Gbps。PCS內(nèi)核寬度為10比特時,tx_clkout頻率為200MHz。在實施ATX PLL refclk切換和通道重配置后,收發(fā)器通道的運行速率變?yōu)?.2Gbps。Tx_clkout頻率將變?yōu)?20MHz。這顯示ATX PLL refclk切換和通道重配置已成功完成。
責(zé)任編輯:xj
原文標(biāo)題:參考時鐘切換動態(tài)重配置不會玩兒?我教你啊
文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
-
時鐘
+關(guān)注
關(guān)注
11文章
1999瀏覽量
135217 -
Cyclone
+關(guān)注
關(guān)注
0文章
55瀏覽量
30995
原文標(biāo)題:?參考時鐘切換動態(tài)重配置不會玩兒?我教你啊
文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
ST72260Gx、ST72262Gx、ST72264Gx 8位MCU深度剖析:從特性到應(yīng)用的全方位解析
ST72260Gx/ST72262Gx/ST72264Gx:8位MCU的卓越之選
ST72104Gx、ST72215Gx、ST72216Gx、ST72254Gx 8位MCU深度解析
英特爾Cyclone V器件數(shù)據(jù)手冊解析
PLL控制器和分辨率模式切換詳解
如何驗證電能質(zhì)量在線監(jiān)測裝置硬件層實時監(jiān)測冗余切換功能的有效性?
為什么使用以下命令初始化系統(tǒng)時鐘源時,HCLK的時鐘源無法切換到PLL?
FX10、FX20 FlagA 時間延遲是固定的嘛?
易靈思 FPGA TJ375的PLL的動態(tài)配置
PLL技術(shù)在FPGA中的動態(tài)調(diào)頻與展頻功能應(yīng)用
【干貨分享】RP2040 + Cyclone 10 FPGA PCB 設(shè)計
PLL用法
如何借助Cyclone 10 GX ATX PLL refclk切換實施功能模擬
評論