chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

深度解讀VHDL語言的卷積碼和Viterbi譯碼的實現(xiàn)

電子工程師 ? 來源:微型機與應(yīng)用 ? 作者:陶 杰 王 欣 張?zhí)燧x ? 2021-05-12 15:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘 要: 介紹并用VHDL語言實現(xiàn)了卷積編碼和維特比譯碼。根據(jù)編碼器特征設(shè)計了一種具有針對性的簡潔的維特比譯碼器結(jié)構(gòu),并通過ModelSim平臺驗證了該設(shè)計的正確性。

卷積碼自1955年由愛里斯(Elias)提出以來,因其良好的糾錯能力,已經(jīng)在現(xiàn)代通信系統(tǒng)中得到了廣泛應(yīng)用,比如,電力系統(tǒng)通信、衛(wèi)星通信、移動通信等。Viterbi譯碼是1967年維特比(Viterbi)基于Viterbi算法提出的,這種譯碼算法是基于碼的網(wǎng)格(trellis)圖基礎(chǔ)之上的一種最大似然譯碼算法,是一種最佳的概率譯碼算法[1]。本設(shè)計是在認真研究了卷積編碼和維特比譯碼原理以后,用VHDL語言實現(xiàn)了(2,1,2)卷積編碼,并根據(jù)這種編碼特性簡化了相應(yīng)的維特比譯碼器結(jié)構(gòu)。

1 卷積編碼

卷積碼是一種有限記憶系統(tǒng),它與分組碼類似,也是先將信息序列分隔成長度為k的一個個分組;不同的是,某一時刻的編碼輸出不僅取決于本時刻的分組,而且取決于本時刻以前的L個分組[2],稱L+1為約束長度。一般情況下卷積碼寫成(n,k,L)的形式,其中:n表示編碼器有n位編碼輸出,k表示編碼器有k位輸入。如果用R表示卷積編碼的效率,則R=k/n。

圖1是(n,k,L)卷積編碼器的一般結(jié)構(gòu)圖[2]。從該圖可以看出,串行信號可由串/并轉(zhuǎn)換器轉(zhuǎn)換成L個分組,并按位存儲到k-1個存儲器中,存儲器中的每一個單元與線性組合器的連線表示該單元數(shù)據(jù)參與了線性組合計算,但實際中是否參與取決于線性組合系數(shù)。

在二進制系統(tǒng)中,該系數(shù)為“0”和“1”,當(dāng)系數(shù)為“0”時,表示該單元數(shù)據(jù)沒參與線性組合計算;當(dāng)系數(shù)為“1”時,表示該單元數(shù)據(jù)參與了線性組合計算。并/串轉(zhuǎn)換器可將線性組合器計算得到的并行結(jié)果轉(zhuǎn)化成串行輸出。

o4YBAGCbgbGADUrNAADUZXct950313.png

圖1示意的是卷積編碼器的一般結(jié)構(gòu),實際應(yīng)用時可根據(jù)需求進行相應(yīng)改變。例如圖2是(2,1,2)碼的編碼器,由于只有一位輸入,串/并轉(zhuǎn)換器自然不存在,線性組合器就是兩個模2加法器,存儲單元由兩個移位寄存器組成,其生成多項式矩陣可表示為:G(D)=[1+D+D2,1+D2]。

圖3是圖2所示卷積碼的狀態(tài)轉(zhuǎn)移圖,根據(jù)這個狀態(tài)轉(zhuǎn)移圖用VHDL語言實現(xiàn)卷積編碼。圖3中S0、S1、S2、S3表示該卷積碼的4個不同狀態(tài),編程時用狀態(tài)機完成狀態(tài)之間的跳變和編碼輸出。

10601074305040.gif

10601152305384.gif

部分程序如下:

……

if(clk1=′1′) then

state 《=next_state;

……

else

state 《=state;

……

case state is

when “00” =》

if(datain = ′0′) then

next_state 《= “00”;

enc_out 《= “00”;

else

next_state 《= “10”;

enc_out 《= “11”;

end if;

when “01” =》

……

其中,clk1為編碼時鐘(另一時鐘是碼輸入時鐘,為clk1的2倍頻),state為本次編碼狀態(tài),并根據(jù)它的值和數(shù)據(jù)輸入(datain)的值給出卷積碼的下一個狀態(tài)值(next_state)和編碼輸出值(enc_out)。如此往復(fù)循環(huán)下去,便可得到卷積碼。

2 維特比譯碼

維特比譯碼算法是一種最大似然譯碼算法。根據(jù)維特比譯碼算法的譯碼步驟,譯碼算法的實現(xiàn)一般包括:加比選模塊、度量查找表、狀態(tài)變量存儲器等模塊,如圖4所示。本設(shè)計根據(jù)該卷積碼的特性,找到一種簡便的改進譯碼方法。

10601432485479.gif

通過圖3可知,到達每一狀態(tài)的輸入碼均相同。例如,無論是由S0轉(zhuǎn)變成S1還是由S2轉(zhuǎn)變成S1,雖然編碼輸出段不一樣,但是碼輸入都是‘1’,其他狀態(tài)之間的轉(zhuǎn)變也是如此。因而,通過這個特征可以去掉該卷積碼的維特比譯碼實現(xiàn)時的度量查找表和路徑存儲器等模塊,只保留加比選模塊即可,如圖5所示,從而簡化了維特比譯碼算法的實現(xiàn)。再結(jié)合該卷積碼的狀態(tài)轉(zhuǎn)移圖,畫出相應(yīng)籬笆圖,如圖6所示。

10601563831092.gif

在這個譯碼器結(jié)構(gòu)中,“加”是指計算在該時刻實際編碼輸入與圖3中狀態(tài)轉(zhuǎn)移編碼輸出之間的漢明距,“比”是指比較出上述漢明距最小距離,“選”是指通過“比”的結(jié)果選擇一位最佳碼字輸出。按照這一結(jié)構(gòu),在本時刻即可得到一位最佳輸出碼字。

例如,在L=0時刻時,實際編碼輸入若為“01”或“10”,則可以通過判斷L=1時刻的實際編碼輸入來選擇一位最佳碼字輸出。本設(shè)計運用VHDL語言編程實現(xiàn)這一譯碼過程時,采用了兩個時鐘,在一個clk周期內(nèi)將16 bit卷積碼輸入到譯碼器內(nèi),然后再由其8倍頻時鐘clk1完成“加”、“比”、“選”、譯碼輸出等動作。由于信號只能采用阻塞賦值,因而,“加”與“比”、“選”分別在兩個clk1時鐘周期內(nèi)完成,并且“加”先于后兩者1個時鐘周期。

3 仿真結(jié)果

3.1 卷積編碼仿真結(jié)果

依據(jù)“卷積編碼”單元分析,運用VHDL語言在ModelSim下實現(xiàn)的圖2編碼器仿真結(jié)果,如圖7所示,當(dāng)輸入碼分別為:10111000、11000000、01001000時,對應(yīng)輸出碼序列:1110000110011100、1101011100000000、0011101111101100。

可以通過輸入碼和生成多項式矩陣來驗證此卷積編碼是正確有效的。圖7中dataouta為編碼輸出端,clr為編碼器清零端,datain為串行碼輸入端,clk為碼輸入時鐘,clk1為編碼時鐘。

3.2 維特比譯碼仿真結(jié)果

依據(jù)“維特比譯碼”單元分析,運用VHDL語言在ModelSim下實現(xiàn)的圖5譯碼器仿真結(jié)果如圖8所示,當(dāng)輸入碼分別為:1110000110011100、1101011100000000、0011101111101100時,對應(yīng)輸出碼序列為:10111000、11000000、01001000。

圖8中c_out為譯碼輸出端,clr_viterbi_acs為譯碼器清零端,c_in為卷積碼并行輸入端,clk為譯碼處理時鐘,clk2為并行碼輸入時鐘。

10601758053510.gif

本文利用VHDL語言在ModelSim平臺上實現(xiàn)與驗證了(2,1,2)卷積編碼和維特比譯碼,并根據(jù)給出的編碼器的特征簡化了譯碼器結(jié)構(gòu),從而減小了用VHDL語言編程的復(fù)雜度,同時也提高了程序的健壯性。該設(shè)計可以為同類型采用卷積編碼和維特比譯碼的方案提供一定的幫助。

作者:陶 杰 王 欣 張?zhí)燧x

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9443

    瀏覽量

    156895
  • 存儲器
    +關(guān)注

    關(guān)注

    39

    文章

    7753

    瀏覽量

    172148
  • vhdl
    +關(guān)注

    關(guān)注

    30

    文章

    822

    瀏覽量

    131846
  • 卷積編碼
    +關(guān)注

    關(guān)注

    0

    文章

    13

    瀏覽量

    2877
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA實現(xiàn)CNN卷積層的高效窗口生成模塊設(shè)計與驗證

    卷積神經(jīng)網(wǎng)絡(luò)(CNN)可以分為卷積層、池化層、激活層、全鏈接層結(jié)構(gòu),本篇要實現(xiàn)的,就是CNN的卷積層中的window窗。
    的頭像 發(fā)表于 04-15 10:35 ?98次閱讀
    FPGA<b class='flag-5'>實現(xiàn)</b>CNN<b class='flag-5'>卷積</b>層的高效窗口生成模塊設(shè)計與驗證

    KeepAlive:組件緩存實現(xiàn)深度解析

    的 Map 結(jié)構(gòu),key 通常是組件的 id 或 key 屬性 keys:維護緩存 key 的訪問順序,用于實現(xiàn) LRU 淘汰策略 核心配置屬性 html 體驗AI代碼助手 代碼解讀 復(fù)制代碼
    發(fā)表于 03-05 19:17

    基于FPGA VHDL的FSK調(diào)制與解調(diào)設(shè)計

    VHDL誕生于1982年。在1987年底,VHDL被IEEE和美國國防部確認為標(biāo)準(zhǔn)硬件描述語言。
    的頭像 發(fā)表于 01-27 10:58 ?534次閱讀
    基于FPGA <b class='flag-5'>VHDL</b>的FSK調(diào)制與解調(diào)設(shè)計

    德州儀器BCD到七段譯碼器/驅(qū)動器深度剖析

    德州儀器BCD到七段譯碼器/驅(qū)動器深度剖析 在數(shù)字電路設(shè)計中,BCD到七段譯碼器/驅(qū)動器是實現(xiàn)數(shù)字顯示的關(guān)鍵組件。德州儀器(TI)的SN5446A、’47A、’48、SN54LS47、
    的頭像 發(fā)表于 01-19 11:30 ?458次閱讀

    FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPGA編程
    的頭像 發(fā)表于 01-19 09:05 ?686次閱讀
    FPGA 入門必看:Verilog 與 <b class='flag-5'>VHDL</b> 編程基礎(chǔ)解析!

    原廠 FZH851 高可靠性、低功耗的LED行選譯碼芯片

    特點用兩個 FZH851實現(xiàn)四地址數(shù)據(jù)輸入和16譯碼輸出的4-16譯 器,應(yīng)用中未使用的使能端要處在譯碼有效輸出 使能電平狀態(tài)。 FZH851為LED顯示專用芯片,具有防燒 PMOS
    發(fā)表于 11-11 09:50

    官方例程nice_core解讀

    均為7‘b11111011’ Nice_core信號解讀 譯碼段,對輸入指令,將指令func3字段func7字段及opcode段譯碼 判斷是否是custom3類型擴展指令,判斷func3
    發(fā)表于 10-30 06:14

    卷積運算分析

    卷積運算的基礎(chǔ)運算是乘加運算(MAC,Multiplication and Accumulation),本文設(shè)計了基本運算單元PE模塊來實現(xiàn)MAC運算。對于卷積運算而言,一次性至少處理一個感受域規(guī)模
    發(fā)表于 10-28 07:31

    深度操作系統(tǒng)deepin 25全面支持凹語言

    近日,deepin(深度)社區(qū)宣布,deepin 25 現(xiàn)已完成對國產(chǎn)通用編程語言語言 (Wa-Lang) 的兼容性測試。在 deepin 25 默認安裝環(huán)境下,即可直接使用凹語言
    的頭像 發(fā)表于 07-10 15:26 ?1114次閱讀
    <b class='flag-5'>深度</b>操作系統(tǒng)deepin 25全面支持凹<b class='flag-5'>語言</b>

    為什么我選擇VHDL入門

    篇。 從長期來看,兩個語言大概率都要學(xué)一下;但是從初學(xué)角度而言,總要選擇一個入門語言。 根據(jù)網(wǎng)上的信息,總結(jié)對比結(jié)論: Verilog 的優(yōu)勢: 1. Verilog 語法接近C,學(xué)習(xí)容易;VHDL
    的頭像 發(fā)表于 06-25 11:18 ?1377次閱讀
    為什么我選擇<b class='flag-5'>VHDL</b>入門

    AI SoC #BK7258 AI能力和技術(shù)參數(shù)深度解讀

    BK7258芯片AI能力深度解讀 BK7258是博通集成推出的一款高集成度Wi-Fi 6+藍牙5.4低功耗音視頻SoC芯片,其AI能力通過硬件加速、算法優(yōu)化及生態(tài)整合實現(xiàn),覆蓋邊緣計算、端云協(xié)同兩大
    的頭像 發(fā)表于 06-20 09:44 ?7412次閱讀
    AI SoC #BK7258 AI能力和技術(shù)參數(shù)<b class='flag-5'>深度</b><b class='flag-5'>解讀</b>

    瑞薩365 深度解讀

    技術(shù)架構(gòu)、核心功能、行業(yè)影響及未來展望四個維度進行深度解讀: 一、技術(shù)架構(gòu):融合硬件與設(shè)計軟件的跨領(lǐng)域協(xié)作平臺 瑞薩365基于Altium 365云平臺構(gòu)建,整合了瑞薩的半導(dǎo)體產(chǎn)品組合與Altium的設(shè)計工具鏈,形成從芯片選型到系統(tǒng)部署的全流程數(shù)字環(huán)境。其核心架構(gòu)圍繞 五
    的頭像 發(fā)表于 06-06 09:58 ?2524次閱讀
    瑞薩365 <b class='flag-5'>深度</b><b class='flag-5'>解讀</b>

    蘋果A20芯片的深度解讀

    以下是基于最新行業(yè)爆料對蘋果A20芯片的深度解讀,綜合技術(shù)革新、性能提升及行業(yè)影響三大維度分析: 一、核心技術(shù)創(chuàng)新 ? ? 制程工藝突破 ? ? 全球首款2nm芯片 ?:采用臺積電N2(第一代2納米
    的頭像 發(fā)表于 06-06 09:32 ?4359次閱讀

    ARM Mali GPU 深度解讀

    ARM Mali GPU 深度解讀 ARM Mali 是 Arm 公司面向移動設(shè)備、嵌入式系統(tǒng)和基礎(chǔ)設(shè)施市場設(shè)計的圖形處理器(GPU)IP 核,憑借其異構(gòu)計算架構(gòu)、能效優(yōu)化和生態(tài)協(xié)同,成為全球移動
    的頭像 發(fā)表于 05-29 10:12 ?4853次閱讀

    Arm 公司面向 PC 市場的 ?Arm Niva? 深度解讀

    面向 PC 市場的 ? Arm Niva ? 深度解讀 ? Arm Niva ? 是 Arm 公司為 PC 市場推出的核心計算平臺,屬于其“平臺優(yōu)先”戰(zhàn)略的關(guān)鍵布局。作為 ? Arm 計算
    的頭像 發(fā)表于 05-29 09:56 ?1840次閱讀