一、鎖相環(huán)組成
鎖相環(huán)一般由三部分組成壓控振蕩器、濾波器和鑒相器。最終使得輸入和輸出兩個頻率同步,且具有穩(wěn)定的相位差。

二、鎖相環(huán)作用
用來把輸入的時鐘頻率進行倍頻。
三、鎖相環(huán)各個部分介紹
壓控振蕩器:電壓變化控制輸出的振蕩器,輸入電壓越高,輸出頻率越大!
鑒相器:鑒定兩個輸入波形的相位,輸出占空比穩(wěn)定的波形。
濾波器:把鑒相器輸出的或高或低的方波電壓,經(jīng)過濾波器變成平穩(wěn)的直流電壓。
四、如何具體實現(xiàn)輸出信號的分頻和倍頻
如果想要倍頻,只需要將壓控振蕩器的輸出進行分頻,比如二分頻,其中一部分分頻和輸入頻率得一樣,那么對應輸出的頻率就是輸入頻率的二倍了。
編輯:jq
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
濾波器
+關(guān)注
關(guān)注
162文章
8403瀏覽量
185592 -
壓控振蕩器
+關(guān)注
關(guān)注
10文章
174瀏覽量
30481 -
鑒相器
+關(guān)注
關(guān)注
1文章
62瀏覽量
23862
原文標題:關(guān)于鎖相環(huán)(PLL)必須要知道的事
文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
探索CDC516:高性能3.3V鎖相環(huán)時鐘驅(qū)動器
高性能、低偏斜、低抖動的3.3V鎖相環(huán)(PLL)時鐘驅(qū)動器,專為同步DRAM應用而設計。 文件下載: cdc516.pdf 一、CDC516概述 CDC516是一款專門為同步DRAM應用打造的時鐘驅(qū)動器
CDC2516:高性能鎖相環(huán)時鐘驅(qū)動器的深度解析
: cdc2516.pdf 一、CDC2516概述 CDC2516是一款高性能、低偏斜、低抖動的鎖相環(huán)(PLL)時鐘驅(qū)動器,專為同步DRAM應用而設計。它工作在3.3V的VCC電壓下,能將一個時鐘輸入分配到四個輸出組,每組有四個輸出,總共提供16個低偏斜、低抖動的輸入時鐘
CDC509:高性能3.3V鎖相環(huán)時鐘驅(qū)動器
Instruments)的CDC509就是一款專為同步DRAM應用設計的高性能、低偏斜、低抖動的鎖相環(huán)(PLL)時鐘驅(qū)動器。今天我們就來深入了解一下這款產(chǎn)品。 文件下載: cdc509.pdf 產(chǎn)品概述
CDCVF25081:高性能鎖相環(huán)時鐘驅(qū)動器深度解析
,一款高性能、低偏斜、低抖動的鎖相環(huán)(PLL)時鐘驅(qū)動器。 文件下載: cdcvf25081.pdf 一、產(chǎn)品特性亮點 1. 架構(gòu)與輸出 CDCVF25081基于鎖相環(huán)技術(shù),是零延遲緩沖器。它將1個時鐘輸入轉(zhuǎn)換為2組,每組4個輸
TLC2932A高性能鎖相環(huán)芯片詳解:設計與應用指南
TLC2932A高性能鎖相環(huán)芯片詳解:設計與應用指南 在電子設計領域,鎖相環(huán)(PLL)是一種至關(guān)重要的電路,它能夠?qū)崿F(xiàn)信號的相位同步和頻率合成,廣泛應用于通信、雷達、儀器儀表等眾多領域。今天要給大家
探索TLC2933A高性能鎖相環(huán):特性、應用與設計要點
探索TLC2933A高性能鎖相環(huán):特性、應用與設計要點 在電子設計領域,鎖相環(huán)(PLL)是實現(xiàn)頻率合成、信號同步等功能的關(guān)鍵組件。今天,我們將深入探討德州儀器(TI)的TLC2933A高性能鎖
?CDCVF2510 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)
該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對
?CDCVF2509 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)
該CDCVF2509是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。該器件使用 PLL 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。該器件專為與同步
?CDCVF25081 3.3-V 鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)
CDCVF25081是一款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅(qū)動器。它使用 PLL 將輸出時鐘在頻率和相位上精確對齊輸入時鐘信號。輸出分為 2 個組,總共 8 個緩沖 CLKIN 輸出。當不存在 CLKIN 信號時,該器件會自動將輸出置于低電平狀態(tài)(掉電模式)。
?CDCVF2510A 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)
該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。該CDCVF2510A使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時
?TLC2932A 高性能鎖相環(huán)芯片技術(shù)文檔摘要
該TLC2932A專為鎖相環(huán)(PLL)系統(tǒng)而設計,由壓控振蕩器(VCO)和邊沿觸發(fā)型相位頻率檢測器(PFD)組成。VCO的振蕩頻率范圍由外部偏置電阻(R ~偏見~ ).VCO在輸出級有一個1/2
?TLC2933A 高性能鎖相環(huán) (PLL) 芯片技術(shù)文檔摘要
該TLC2933A專為鎖相環(huán)(PLL)系統(tǒng)設計,由壓控振蕩器(VCO)和邊沿觸發(fā)型相位頻率檢測器(PFD)組成。VCO的振蕩頻率范圍由外部偏置電阻(R ~偏見~ ).VCO在輸出級有一個1/2分頻器
高壓放大器在鎖相環(huán)穩(wěn)定重復頻率研究中的應用
實驗名稱: 鎖相環(huán)穩(wěn)定重復頻率的系統(tǒng)分析 實驗內(nèi)容: 針對重復頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個激光器的重復頻率,將其鎖定在同一個穩(wěn)定的時鐘源上。本章主要闡述了經(jīng)典鎖相環(huán)的原理,穩(wěn)定重復
Analog Devices Inc. ADF4382x小數(shù)N分頻鎖相環(huán) (PLL)數(shù)據(jù)手冊
Analog Devices ADF4382x小數(shù)N分頻鎖相環(huán) (PLL) 是一款高性能、超低抖動、小數(shù)N分頻鎖相環(huán) (PLL)。它集成了壓控振蕩器 (VCO),是5G或數(shù)據(jù)轉(zhuǎn)換器時鐘
鎖相環(huán)(PLL)電路設計與應用(全9章)
內(nèi)容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設計與應用,內(nèi)容包括PLL工作原理與電路構(gòu)成、PLL電路的傳輸特性、PLL電路中環(huán)路濾波器的設計
發(fā)表于 04-18 15:34
關(guān)于鎖相環(huán)(PLL)你知道哪些?
評論