chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì)時(shí)高速信號(hào)是否需要包地處理

凡億PCB ? 來源:凡億PCB ? 作者:彭子豪 ? 2021-11-09 11:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當(dāng)我們?cè)谧龈咚?a target="_blank">PCB設(shè)計(jì)時(shí),很多工程師都會(huì)糾結(jié)于包地問題,那么高速信號(hào)是否需要包地處理呢?

首先,我們要明確為什么要包地?包地的作用是什么?

實(shí)際上,包地的作用就是為了減小串?dāng)_,串?dāng)_形成的機(jī)理是有害信號(hào)從一個(gè)線網(wǎng)轉(zhuǎn)移到相鄰線網(wǎng)

而串?dāng)_在PCB上是由不同網(wǎng)絡(luò)之間因較長(zhǎng)的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用

加入包地線是如何減少串?dāng)_的?

包地線是位于攻擊線和被攻擊線之間的隔離線,它可以有效的減少信號(hào)之間的電容,插入屏蔽地線后信號(hào)與地耦合,不在與鄰近線耦合,使線間串?dāng)_大大降低。另外包地線不僅僅只是屏蔽了電場(chǎng),附件動(dòng)態(tài)線上的電流也在包地線上產(chǎn)生了方向相反的感應(yīng)電流,包地線上的感應(yīng)電流產(chǎn)生的磁力線進(jìn)一步抵消了動(dòng)態(tài)線在靜態(tài)線位置處所產(chǎn)生的雜散磁力線。

那么,包地真的能解決所有的串?dāng)_問題嗎?

高速走線的設(shè)計(jì)跟包地沒有多大關(guān)系,真正有關(guān)系的是信號(hào)間的干擾,專業(yè)術(shù)語也叫串?dāng)_,包地只是解決串?dāng)_的其中一個(gè)手段。

包地通常解決的是容性串?dāng)_,而感性串?dāng)_是通過空間磁力轉(zhuǎn)移的,包地并不能解決感性串?dāng)_,所以包地并不能隔絕所有的串?dāng)_問題。但是如果串?dāng)_問題沒有或者說是沒影響,其實(shí)包地和不包地都可以。

因此,對(duì)于高速數(shù)字信號(hào)一般不需要進(jìn)行包地,最好的辦法就是加大信號(hào)線之間的間距,在PCB設(shè)計(jì)中平行布線的間距要遵循3W規(guī)則

而當(dāng)我們需要進(jìn)行包地解決串?dāng)_時(shí),需要遵循的設(shè)計(jì)規(guī)則是

*包地線要有足夠的間距

*包地線上要打足夠多的過孔,比如二十分之一的波長(zhǎng)間隔

*鋪地不要形成天線

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4393

    文章

    23756

    瀏覽量

    421177
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2903

    瀏覽量

    79773

原文標(biāo)題:【原創(chuàng)干貨】高速信號(hào)是否需要包地處理

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    時(shí)鐘線是否需要地處理?

    時(shí)鐘線是否需要地處理?有沒有成熟的整改方案參考?
    發(fā)表于 11-21 06:53

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    高速電路PCB設(shè)計(jì)EMI方法與技巧 一、信號(hào)走線規(guī)則 屏蔽規(guī)則: 關(guān)鍵高速信號(hào)線(如時(shí)鐘線)需進(jìn)行屏蔽
    的頭像 發(fā)表于 11-10 09:25 ?331次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    巧用為昕貼身工具,做完美PCB設(shè)計(jì)系列二

    隨著電子設(shè)備向高速化、小型化、柔性化發(fā)展,PCB設(shè)計(jì)面臨更多挑戰(zhàn)——高速信號(hào)傳輸?shù)膿p耗控制、剛撓結(jié)合板的柔性區(qū)域設(shè)計(jì)、大功率器件的散熱需求,以及高精度制造的細(xì)節(jié)要求,都
    的頭像 發(fā)表于 09-05 18:30 ?369次閱讀
    巧用為昕貼身工具,做完美<b class='flag-5'>PCB設(shè)計(jì)</b>系列二

    高速PCB設(shè)計(jì)挑戰(zhàn) Allegro Skill布線功能 自動(dòng)創(chuàng)建match_group

    在進(jìn)行高速PCB設(shè)計(jì)的過程中,常常會(huì)遇到一個(gè)挑戰(zhàn),那就是高速信號(hào)的時(shí)序匹配問題。為了確保信號(hào)的同步到達(dá),設(shè)計(jì)者
    的頭像 發(fā)表于 06-16 11:54 ?2097次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>挑戰(zhàn)  Allegro Skill布線功能 自動(dòng)創(chuàng)建match_group

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?528次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用電源去耦電容改善<b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>質(zhì)量

    USB示波器的高速接口測(cè)試需要哪些參數(shù)?

    在USB示波器進(jìn)行高速接口測(cè)試時(shí),需要關(guān)注的參數(shù)主要包括以下方面: 帶寬: 示波器的帶寬需至少為信號(hào)頻率的2.5倍,推薦5倍以確保信號(hào)完整性。例如,USB 2.0
    發(fā)表于 05-16 15:55

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時(shí)代后,這對(duì)于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對(duì)高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    高速PCB設(shè)計(jì)基礎(chǔ)篇

    基本概念 v 高速電路定義 v 電磁干擾(EMI)和 電磁兼容(EMC) v 信號(hào)完整性(signal integrity) v 反射(reflection) v 串?dāng)_(crosstalk
    發(fā)表于 04-21 15:50

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到最優(yōu)等。本篇
    發(fā)表于 04-19 10:46

    聊聊高速PCB設(shè)計(jì)100Gbps信號(hào)的仿真

    今年開始其實(shí)我們已經(jīng)圍繞100G的高速信號(hào)仿真寫了多篇文章啦,2025年高速先生第一篇文章就是和這個(gè)相關(guān):當(dāng)DEEPSEEK被問到:如何優(yōu)化112GBPS信號(hào)過孔阻抗?(陳雅給鏈接),
    發(fā)表于 03-17 14:03

    LVDS連接器PCB設(shè)計(jì)與制造

    。 LVDS連接器的PCB設(shè)計(jì)和制造是一個(gè)復(fù)雜的過程,涉及高速信號(hào)處理、阻抗匹配和可制造性設(shè)計(jì)等多個(gè)方面。華秋DFM軟件以其強(qiáng)大的功能,為工程師提供了 從設(shè)計(jì)仿真到生產(chǎn)驗(yàn)證的全方位支持
    發(fā)表于 02-18 18:18

    高速信號(hào)如何判定?常見的高速信號(hào)有哪些?

    隨著信息技術(shù)的飛速發(fā)展,高速信號(hào)在互聯(lián)網(wǎng)傳輸、計(jì)算機(jī)內(nèi)部通信、移動(dòng)通信及衛(wèi)星通信等領(lǐng)域中廣泛應(yīng)用。那么,如何判定一個(gè)信號(hào)是否高速
    的頭像 發(fā)表于 02-11 15:14 ?1348次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>如何判定?常見的<b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>有哪些?

    深度解析:PCB高速信號(hào)傳輸中的阻抗匹配與信號(hào)完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計(jì)中什么是高速信號(hào)?PCB設(shè)計(jì)中為什么高頻會(huì)出現(xiàn)信號(hào)失真。在電子設(shè)備制造中,
    的頭像 發(fā)表于 12-30 09:41 ?1220次閱讀

    pcb設(shè)計(jì)時(shí)注意事項(xiàng)

    前期確定的外圍結(jié)構(gòu)和接口布局,將元器件合理的排布 到PCB板框范圍內(nèi)。 布線 ? 根據(jù)根據(jù)和整體網(wǎng)表,確定信號(hào)分層和電源分層。 ? 根據(jù)網(wǎng)表,將信號(hào)連接。電源和地處理。 后期
    發(fā)表于 12-26 16:51

    高速PCB設(shè)計(jì)EMI防控手冊(cè):九大關(guān)鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速PCB設(shè)計(jì)EMI九大關(guān)鍵規(guī)則。隨著電子產(chǎn)品信號(hào)上升沿時(shí)間的縮短和
    的頭像 發(fā)表于 12-24 10:08 ?892次閱讀