chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LVDS電平以及LVDS25電平能否約束到這個BANK上呢?

FPGA設(shè)計論壇 ? 來源:FPGA設(shè)計論壇 ? 作者:FPGA設(shè)計論壇 ? 2022-06-24 11:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA的HR BANK上供電3.3V,先就其差分端口而言,LVDS電平以及LVDS25電平能否約束到這個BANK上呢?

解決這個問題前,先了解下

1、什么是HR Bank以及HP bank:

Xilinx的7系列FPGA有兩種IO Bank:HP(High Performace)和HR(High Range)。HP(high-performance)I/O banks的設(shè)計目的是為了獲取更高的Memory及chip-to-chip間的傳輸速率;而HR(high-range)I/O banks的設(shè)計目的是為了更寬的I/O電平標準。兩種BANK的IO口電壓不同,其中HR I/O Banks的VCCO電壓最大為3.3V,HP I/O banks的VCCO電壓最大為1.8V。特別是初次使用7系列時,在硬件設(shè)計中特別要注意它們I/O口的最大工作電壓,一不注意就會把電壓搞錯,導致FPGA不能正常工作。

2、HR和HP banks的LVDS電平

當兩個banks的I/O口作為LVDS電平時,HR banks的I/O電壓VCCO只能為2.5V,HP banks的I/O口電壓為1.8V。兩個banks支持LVDS的標準不同,HR I/O banks的I/O只能分配LVDS_25標準,HP分配為LVDS標準。

LVDS_25的直流特性如下表所示。

cafab10a-f2ca-11ec-ba43-dac502259ad0.png

LVDS的直流特性如下表所示。

cb14077c-f2ca-11ec-ba43-dac502259ad0.png

xilinx 7系列芯片不再支持LVDS33電平,在VCCO電壓為3.3V的情況下無法使用LVDS25接口

有些設(shè)計者想通過在軟件中配置為LVDS25,實際供電3.3V來實現(xiàn)LVDS33也是無效的,原因是xilinx 7系列芯片在IO配置方面增加了過壓保護,因而無法通過欺騙綜合軟件的方式強行配置IO,具體參見

7-Series SelectIO Resources Guide, page 100, Note 2 states:

"if the voltage exceeds 2.85V, the outputs will be in a high-Z state. The device should always be operated within the recommended operating range as specified in the 7 series FPGA data sheets."

雖然在VCCO為3.3V情況下無法輸出LVDS25,但可以作為輸入進行使用,具體參見AR#43989 https://www.xilinx.com/support/answers/43989.html

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

查了上述說法之后,我們自己試驗下:

實驗驗證:

Bank14為HR Bank,差分輸入以及差分輸出使用LVDS電平:

cb2bacce-f2ca-11ec-ba43-dac502259ad0.png

提示說明,LVDS電平不支持HRbank。

差分輸入以及差分輸出使用LVDS25電平:

cb3fb53e-f2ca-11ec-ba43-dac502259ad0.png

cb6002a8-f2ca-11ec-ba43-dac502259ad0.png

提示VCCOs矛盾,輸出差分時鐘sys_clk_out_p,要求VCCO=2.5V,但對輸入并沒有這種要求。

驗證了:

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1656

    文章

    22308

    瀏覽量

    631001
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2195

    瀏覽量

    130110
  • 電平
    +關(guān)注

    關(guān)注

    5

    文章

    370

    瀏覽量

    41310

原文標題:FPGA學習-FPGA的LVDS電平以及LVDS25電平能在HR Bank上使用嗎?

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    LVDS接口的顯示屏,顯示偏暗問題的解決方法

    問題:點亮屏幕后畫面顯示偏暗 可能原因: 主板輸出的LVDS 模式與屏幕的不一致; PWM亮度并未調(diào)節(jié)最亮; 解決方法 檢查主板的LVDS輸出模式是否和屏幕一致; 一般主板端的LVDS
    發(fā)表于 10-09 15:55

    LVPECL 與 LVDS 及 PECL 與 LVDS 的互連技術(shù)解析

    在高速光通信系統(tǒng)中,LVPECL(低壓正射極耦合邏輯)、PECL(正射極耦合邏輯)與 LVDS(低壓差分信號)是常用的高速接口電平標準。LVPECL/PECL 以高速度、低噪聲特性廣泛應(yīng)用于光模塊
    的頭像 發(fā)表于 08-08 10:48 ?967次閱讀
    LVPECL 與 <b class='flag-5'>LVDS</b> 及 PECL 與 <b class='flag-5'>LVDS</b> 的互連技術(shù)解析

    LVPECL與LVDS電平互連:直流與交流耦合設(shè)計指南

    1.?LVPECL?與LVDS?的互連 1.1 ??LVPECL?與LVDS?的直流耦合 LVPECL?LVDS?的直流耦合結(jié)構(gòu)需要一個電阻網(wǎng)絡(luò),如圖5?中所示,設(shè)計該網(wǎng)絡(luò)時有這樣幾
    的頭像 發(fā)表于 08-04 16:42 ?1066次閱讀
    LVPECL與<b class='flag-5'>LVDS</b><b class='flag-5'>電平</b>互連:直流與交流耦合設(shè)計指南

    【高云GW5AT-LV60 開發(fā)套件試用體驗】 LVDS屏顯示和camera

    、中斷、PWM、使能信號。其中I2C、復位和PWM信號由核心板 FPGA的4個1.8V電平信號通過底板的雙向電平轉(zhuǎn)換芯片轉(zhuǎn)換為3.3V 電平
    發(fā)表于 07-02 10:26

    MAX9374/MAX9374A差分LVPECL至LVDS變換器技術(shù)手冊

    MAX9374和MAX9374A是為電訊應(yīng)用而設(shè)計的2.0GHz差分LVPECLLVDS電平轉(zhuǎn)換器,具有250ps的傳輸延遲。差分輸出信號符合ANSI TIA/EIA-644 LVDS
    的頭像 發(fā)表于 05-19 10:43 ?701次閱讀
    MAX9374/MAX9374A差分LVPECL至<b class='flag-5'>LVDS</b>變換器技術(shù)手冊

    MAX9376 LVDS/任意邏輯至LVPECL/LVDS、雙路電平轉(zhuǎn)換器技術(shù)手冊

    MAX9376是全差分、高速、LVDS/任何輸入至LVPECL/LVDS雙通道轉(zhuǎn)換器,適用于高達2GHz的信號速率。一個通道是LVDS/任何輸入至LVPECL轉(zhuǎn)換器,另一個通道是LVDS
    的頭像 發(fā)表于 05-16 14:57 ?829次閱讀
    MAX9376 <b class='flag-5'>LVDS</b>/任意邏輯至LVPECL/<b class='flag-5'>LVDS</b>、雙路<b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊

    差分晶振-LVPECLLVDS的連接

    LVPECL電平的差分擺幅較大(典型值約800mV),共模電壓較高(約1.3V-1.9V),需外部端接電阻匹配;而LVDS差分擺幅較?。?50mV),共模電壓較低(約1.2V),且LVDS接收端內(nèi)置端接電阻?。
    的頭像 發(fā)表于 03-12 17:50 ?1838次閱讀
    差分晶振-LVPECL<b class='flag-5'>到</b><b class='flag-5'>LVDS</b>的連接

    請問AFE5801的輸入輸出可以直接和FPGA的IO連嗎?

    請問AFE5801的輸入輸出可以直接和FPGA的IO連嗎?FPGA的bank電壓標準是LVDS25,AFE5801的輸出信號標準是差分LVDS信號。這樣連會不會導致信號采集不到? 還有,AFE5801如果在差分輸出端沒有外接1
    發(fā)表于 02-05 06:00

    為什么DATACLK用的是LVDS電平標準的接口

    你好,請問DAC的DACCLK用LVPECL電平標準的接口,為什么DATACLK用的是LVDS電平標準的接口?在設(shè)計DAC的時候,從哪方面考慮得
    發(fā)表于 01-21 07:56

    AN-1177: LVDS和M-LVDS電路實施指南

    電子發(fā)燒友網(wǎng)站提供《AN-1177: LVDS和M-LVDS電路實施指南.pdf》資料免費下載
    發(fā)表于 01-15 16:37 ?0次下載
    AN-1177: <b class='flag-5'>LVDS</b>和M-<b class='flag-5'>LVDS</b>電路實施指南

    如何利用SN75LVDS83B來實現(xiàn)RGBLVDS的轉(zhuǎn)換?

    我們用的是18-bit的LCD顯示屏,CPU用的是AM3354,因此我們就想利用SN75LVDS83B來實現(xiàn)RGBLVDS的轉(zhuǎn)換。 同時我看了SN75LVDS83B的datashee
    發(fā)表于 01-07 07:47

    使用的是sn65lvds93a芯片將16bit的LCD信號轉(zhuǎn)化為lvds信號,為什么電是花屏的?

    我現(xiàn)在使用的是sn65lvds93a芯片將16bit的LCD信號轉(zhuǎn)化為lvds信號。我原理圖也是參考芯片手冊上面畫的為什么電是花屏的昵?用這個芯片需不需要自己調(diào)一些時鐘呀?
    發(fā)表于 12-24 07:19

    sn65lvds93a將16bit的LCD信號轉(zhuǎn)化為lvds信號,用示波器測量芯片的時鐘輸出電平好低,為什么?

    我現(xiàn)在使用的是sn65lvds93a芯片將16bit的LCD信號轉(zhuǎn)化為lvds信號。我輸入信號沒有問題但是用示波器測量芯片的時鐘輸出電平好低呀頂多0.5V。這個是什么情況/
    發(fā)表于 12-24 07:18

    能否用LMH0341將HD-SDI轉(zhuǎn)成LVDS接口,再用DS90CR288A將LVDS轉(zhuǎn)成RGB?

    能否用LMH0341將HD-SDI轉(zhuǎn)成LVDS接口,再用DS90CR288A將LVDS轉(zhuǎn)成RGB,供給DM8168主芯片作為HD-SDI輸入解碼方案。
    發(fā)表于 12-23 07:20

    使用DS90CF383輸出的LVDS_data在一個周期中低電平時,會有電平翻轉(zhuǎn),什么原因?

    我司使用DS90CF383,輸出的LVDS_data在一個周期中低電平時,會有電平翻轉(zhuǎn),請幫忙分析下是什么原因?波形如下:
    發(fā)表于 12-20 06:46