chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

現(xiàn)代中端FPGA的主要亮點(diǎn)

英特爾FPGA ? 來(lái)源:英特爾FPGA ? 2025-01-23 13:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 通常按照邏輯容量進(jìn)行分類,這種方式固然簡(jiǎn)單,但未能充分體現(xiàn)現(xiàn)代 FPGA 作為可更改的片上系統(tǒng)所能提供的豐富功能和資源。

現(xiàn)代中端FPGA的主要亮點(diǎn)

- 高性能邏輯結(jié)構(gòu),可支持嚴(yán)苛的邏輯需求;

- 針對(duì)內(nèi)存接口收發(fā)器的硬核 IP;

- 部分重配置,無(wú)需停機(jī)即可調(diào)整;

- 集成處理器,可提高能效和速度。

高性能邏輯結(jié)構(gòu)

事實(shí)上,邏輯容量?jī)H僅是 FPGA 邏輯結(jié)構(gòu)的其中一個(gè)指標(biāo)。大多數(shù)需要中端設(shè)備密度的應(yīng)用,還需要邏輯以足夠快的速度運(yùn)行,從而跟上高速收發(fā)器和現(xiàn)代內(nèi)存接口的速度。

由于復(fù)雜邏輯所需層數(shù)過(guò)多,使用基礎(chǔ)的 4 輸入查找表(LUT) 無(wú)法達(dá)到這種性能水平,還會(huì)限制運(yùn)行頻率。要達(dá)到中端性能水平,至少需要 6 輸入 LUT,而Altera 提供的更先進(jìn)的 8 輸入自適應(yīng)邏輯模塊 (ALM)則更為理想。

硬核 IP/內(nèi)存控制器

中端 FPGA 的另一個(gè)重要組成部分是硬核 IP,尤其是內(nèi)存控制器。許多應(yīng)用都需要外存,利用現(xiàn)代內(nèi)存接口,以可管理的引腳數(shù)實(shí)現(xiàn)設(shè)備的數(shù)據(jù)輸入和輸出,這一點(diǎn)非常重要。

而在可編程設(shè)備中,要實(shí)現(xiàn)這類接口的高速數(shù)據(jù)傳輸并非易事。鑒于這一 IP 在應(yīng)用中非常常見(jiàn),并且內(nèi)存接口已經(jīng)實(shí)現(xiàn)標(biāo)準(zhǔn)化,因此采用硬核模塊來(lái)實(shí)現(xiàn)這些功能是更佳的選擇。與邏輯結(jié)構(gòu)中的實(shí)現(xiàn)方式相比,硬核模塊可確保滿足時(shí)序要求,還能顯著減小占用的芯片面積,這對(duì)于 PCIe 或以太網(wǎng)控制器等其他常見(jiàn) IP 模塊也同樣適用。

高速收發(fā)器

由于向邏輯模塊和內(nèi)存進(jìn)行數(shù)據(jù)傳輸需要高速通道,因此與內(nèi)存接口一樣,高速收發(fā)器也是中端 FPGA 的關(guān)鍵特性之一。FPGA 用途廣泛,適用于許多應(yīng)用,而收發(fā)器也需要具有同樣的靈活性。

用戶需要選擇配備靈活收發(fā)器的設(shè)備和擁有龐大 IP 庫(kù)的公司,以便滿足所需標(biāo)準(zhǔn)。隨著收發(fā)器速度的提高,信號(hào)完整性問(wèn)題愈發(fā)凸顯,Quartus Prime 收發(fā)器工具包等先進(jìn)工具在開(kāi)發(fā)過(guò)程中顯得尤為重要。綜上所述,在評(píng)估中端 FPGA 時(shí),務(wù)必要把收發(fā)器工具和 IP 庫(kù)納入考量范圍。

部分重配置

FPGA 的一大優(yōu)勢(shì)在于能夠根據(jù)需要即時(shí)改變行為,這種能力可用于修復(fù)錯(cuò)誤、適應(yīng)不斷變化的標(biāo)準(zhǔn)、增加新功能并加速產(chǎn)品上市。

在某些情況下,必須在不關(guān)閉系統(tǒng)的情況下應(yīng)用更新,這可能要依靠 FPGA 內(nèi)部的某些邏輯結(jié)構(gòu),而部分重配置則讓無(wú)中斷更新成為可能。此外,由于用戶可以通過(guò)動(dòng)態(tài)更換邏輯來(lái)實(shí)現(xiàn)邏輯資源分時(shí)共享,部分重配置還有助于在更小的設(shè)備中實(shí)現(xiàn)功能(或在不增加設(shè)備面積的情況下增加功能)。

硬核處理器子系統(tǒng) (HPS)

如今,幾乎所有電子設(shè)備都采用了某種形式的處理器。每個(gè)可編程邏輯設(shè)備內(nèi)部或旁邊可能都有一個(gè)處理器。出色的 FPGA 供應(yīng)商會(huì)提供軟核和硬核處理器等一系列嵌入式處理器供用戶選擇。在處理器和邏輯模塊之間傳輸數(shù)據(jù)時(shí),F(xiàn)PGA 中的集成處理器具有顯著優(yōu)勢(shì),可以節(jié)省功耗和引腳。

與常見(jiàn)的 IP 模塊一樣,硬核處理器較邏輯內(nèi)部的處理器速度更快,能效和芯片面積效率更高。過(guò)去,與獨(dú)立嵌入式處理器相比,集成處理器的性能有限,但Agilex 5等新型中端設(shè)備中的集成處理器可與許多工業(yè)嵌入式處理器相媲美。在選擇中端 FPGA 時(shí),需確保有集成硬核處理器可供選擇。

Altera中端FPGA設(shè)備系列

Altera 推出了專門針對(duì)中端市場(chǎng)的設(shè)備系列。Arria 設(shè)備家族自問(wèn)世以來(lái),始終追求在性能、功耗和成本效益之間找到理想的平衡點(diǎn),提供介于成本優(yōu)化型設(shè)備(如Cyclone)和高性能設(shè)備(如Stratix)之間的理想選擇。要實(shí)現(xiàn)這一平衡,關(guān)鍵在于提供高性能和先進(jìn)功能,同時(shí)采用大小適中的邏輯結(jié)構(gòu)和合適的外設(shè),以實(shí)現(xiàn)更為經(jīng)濟(jì)的解決方案。Agilex 5等新型中端設(shè)備更是針對(duì)需要高性能、低功耗和較小尺寸的應(yīng)用進(jìn)行了優(yōu)化。

中端 FPGA 的評(píng)判標(biāo)準(zhǔn)不應(yīng)局限于邏輯容量。一款真正的中端 FPGA 經(jīng)過(guò)精心優(yōu)化,融合了高性能邏輯結(jié)構(gòu)、硬核內(nèi)存控制器、高速收發(fā)器、部分重配置和硬核處理器子系統(tǒng),能夠以更高的成本效益提供出色性能。

需要注意的是,并非所有應(yīng)用都需要中端設(shè)備。請(qǐng)務(wù)必選擇能提供全系列 FPGA 設(shè)備(由低端到高端)的公司進(jìn)行合作,從而有效避免在應(yīng)用復(fù)雜度降低,或需求超出中端 FPGA 時(shí)更換工具或生態(tài)系統(tǒng)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22394

    瀏覽量

    635502
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3817

    瀏覽量

    111108
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10296

    瀏覽量

    180238
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17772

    瀏覽量

    192599

原文標(biāo)題:現(xiàn)代中端 FPGA 核心要素大揭秘

文章出處:【微信號(hào):英特爾FPGA,微信公眾號(hào):英特爾FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD 推出第二代 Kintex UltraScale+ FPGA,助力智能高性能系統(tǒng)

    第二代AMD Kintex UltraScale+ FPGA 系列 , 對(duì)于依賴FPGA 為性能關(guān)鍵型系統(tǒng)提供支持的設(shè)計(jì)人員而言,可謂一項(xiàng)重大進(jìn)步。 這一全新系列構(gòu)建在業(yè)經(jīng)驗(yàn)證的
    的頭像 發(fā)表于 02-04 16:11 ?3.4w次閱讀
    AMD 推出第二代 Kintex UltraScale+ <b class='flag-5'>中</b><b class='flag-5'>端</b><b class='flag-5'>FPGA</b>,助力智能高性能系統(tǒng)

    如何修復(fù)液晶面板制程亮點(diǎn)缺陷?

    的關(guān)鍵因素之一。亮點(diǎn)缺陷表現(xiàn)為像素區(qū)域持續(xù)發(fā)光,破壞畫(huà)面均勻性,嚴(yán)重影響用戶視覺(jué)體驗(yàn)。在面板量產(chǎn)過(guò)程亮點(diǎn)缺陷占比約30%~40%,若缺乏有效修復(fù)手段,將大幅提升生產(chǎn)成本。因此,探索適配制程特點(diǎn)的
    的頭像 發(fā)表于 01-22 16:45 ?93次閱讀
    如何修復(fù)液晶面板制程<b class='flag-5'>中</b>的<b class='flag-5'>亮點(diǎn)</b>缺陷?

    智多晶 SA5T-200亮點(diǎn)前瞻 國(guó)產(chǎn)FPGA顛覆性新品

    ,將正式召開(kāi) SA5T-200 新品發(fā)布會(huì),邀您共同見(jiàn)證國(guó)產(chǎn)中高端 FPGA 的破局時(shí)刻! 作為智多晶 28nm 工藝巔峰之作,這款新品藏滿硬核亮點(diǎn),專為解決行業(yè)痛點(diǎn)而來(lái): 全自主產(chǎn)業(yè)鏈加持:從EDA工具到IP核100%正向設(shè)計(jì),獲工信部國(guó)產(chǎn)化認(rèn)證,徹底擺脫對(duì)外依賴; 性
    的頭像 發(fā)表于 12-15 14:44 ?6.3w次閱讀

    數(shù)字IC/FPGA設(shè)計(jì)的時(shí)序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計(jì)的過(guò)程,對(duì)PPA的優(yōu)化是無(wú)處不在的,也是芯片設(shè)計(jì)工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對(duì)時(shí)序路徑進(jìn)行優(yōu)化,提高工作時(shí)鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3229次閱讀
    數(shù)字IC/<b class='flag-5'>FPGA</b>設(shè)計(jì)<b class='flag-5'>中</b>的時(shí)序優(yōu)化方法

    電話光端機(jī)發(fā)射和接收怎么接

    現(xiàn)代通信工程和安防監(jiān)控系統(tǒng),廣州郵科(YK)的電話光端機(jī)因其穩(wěn)定可靠的性能而被廣泛應(yīng)用。對(duì)于許多初次接觸該設(shè)備的工程師或用戶而言,如何正確連接發(fā)射(TX)和接收(RX)是確保整
    的頭像 發(fā)表于 11-08 11:21 ?1284次閱讀
    電話光端機(jī)發(fā)射<b class='flag-5'>端</b>和接收<b class='flag-5'>端</b>怎么接

    AMD Spartan UltraScale+ FPGA的優(yōu)勢(shì)和亮點(diǎn)

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢(shì)于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部?jī)?nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?727次閱讀
    AMD Spartan UltraScale+ <b class='flag-5'>FPGA</b>的優(yōu)勢(shì)和<b class='flag-5'>亮點(diǎn)</b>

    光纜怎么分ab

    光纜分AB是通信工程的關(guān)鍵步驟,主要用于確保光纖連接的極性正確,避免信號(hào)傳輸錯(cuò)誤。以下是光纜分AB的詳細(xì)說(shuō)明: 一、AB的定義與作用
    的頭像 發(fā)表于 09-28 09:38 ?1851次閱讀

    聊聊FPGA的TDC原理

    今天我們不談高大上的物理學(xué),只聊聊如何在 FPGA ,用一串加法器和 D 觸發(fā)器,“數(shù)清楚時(shí)間”——這就是時(shí)間數(shù)字轉(zhuǎn)換器(TDC)的魅力。
    的頭像 發(fā)表于 09-02 15:15 ?1977次閱讀
    聊聊<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的TDC原理

    AI狂飆, FPGA會(huì)掉隊(duì)嗎? ()

    在上篇,我們介紹了FPGA的前面兩個(gè)特點(diǎn):硬件可編程、并行與實(shí)時(shí),也列舉了這兩個(gè)特點(diǎn)帶來(lái)的諸多機(jī)會(huì)。在本文中,我們將繼續(xù)介紹另外兩個(gè)特點(diǎn),以集齊FPGA的四大特點(diǎn)和生存機(jī)會(huì)。FPGA
    的頭像 發(fā)表于 08-08 09:36 ?974次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會(huì)掉隊(duì)嗎? (<b class='flag-5'>中</b>)

    PLL技術(shù)在FPGA的動(dòng)態(tài)調(diào)頻與展頻功能應(yīng)用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時(shí)鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。在FPGA設(shè)計(jì),PLL因其高精度、靈活性和可編程性而得到廣泛應(yīng)用,本文將深入探討PLL技術(shù)在
    的頭像 發(fā)表于 06-20 11:51 ?2590次閱讀
    PLL技術(shù)在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動(dòng)態(tài)調(diào)頻與展頻功能應(yīng)用

    Microchip發(fā)布PolarFire Core FPGA和SoC產(chǎn)品

    當(dāng)前市場(chǎng),物料清單(BOM)成本持續(xù)攀升,開(kāi)發(fā)者需在性能和預(yù)算間實(shí)現(xiàn)優(yōu)化。鑒于FPGA市場(chǎng)很大一部分無(wú)需集成串行收發(fā)器,Microchip Technology Inc.(微芯科
    的頭像 發(fā)表于 05-23 14:02 ?1616次閱讀

    ZYNQ FPGA的PSIIC設(shè)備接口使用

    zynq系列FPGA,都會(huì)自帶兩個(gè)iic設(shè)備,我們直接調(diào)用其接口函數(shù)即可運(yùn)用。使用xilinx官方提供的庫(kù)函數(shù),開(kāi)發(fā)起來(lái)方便快捷。
    的頭像 發(fā)表于 04-17 11:26 ?2082次閱讀
    ZYNQ <b class='flag-5'>FPGA</b>的PS<b class='flag-5'>端</b>IIC設(shè)備接口使用

    FPGA在數(shù)字化時(shí)代的主要發(fā)展趨勢(shì)

    的創(chuàng)新,也對(duì)開(kāi)發(fā)者提出了新的要求。這篇文章將帶您深入探討FPGA發(fā)展趨勢(shì),并剖析這些變化對(duì)開(kāi)發(fā)者的影響與挑戰(zhàn),為在新時(shí)代的技術(shù)浪潮把握機(jī)遇提供參考。
    的頭像 發(fā)表于 04-02 09:49 ?1691次閱讀
    <b class='flag-5'>FPGA</b>在數(shù)字化時(shí)代的<b class='flag-5'>主要</b>發(fā)展趨勢(shì)

    英特爾FPGA AI套件軟件2024.3版本的主要亮點(diǎn)

    FPGA AI 套件軟件 2024.3 版全新發(fā)布,其提供諸多增強(qiáng)功能,旨在改善開(kāi)發(fā)人員的開(kāi)發(fā)體驗(yàn)。為幫助開(kāi)發(fā)人員應(yīng)對(duì)在實(shí)際應(yīng)用面臨的挑戰(zhàn),此次更新也增加了多項(xiàng)新功能,從提高性能到提供新的設(shè)計(jì)示例,再到完善編譯器工具,每一項(xiàng)優(yōu)化都可有效提高開(kāi)發(fā)人員的工作效率。
    的頭像 發(fā)表于 03-07 14:07 ?1297次閱讀

    有沒(méi)有對(duì)appsfpga_io模塊輸入功能時(shí)序的控制的資料?

    我們的要求,只是按行輸入數(shù)據(jù),全局reset。有沒(méi)有對(duì)appsfpga_io模塊輸入功能時(shí)序的控制的資料?
    發(fā)表于 02-27 07:02