Imagination Technologies 成立于 1985 年,現(xiàn)已鞏固了其作為半導(dǎo)體知識產(chǎn)權(quán) (IP) 解決方案領(lǐng)先供應(yīng)商的地位。公司以其創(chuàng)新的 IP 設(shè)計而聞名。這些高性能、高能效的 IP 處理器服務(wù)于多個技術(shù)領(lǐng)域,包括移動設(shè)備、汽車、消費(fèi)電子和人工智能物聯(lián)網(wǎng) (AIoT) 設(shè)備。
Imagination 的目標(biāo)是助力汽車、消費(fèi)電子、數(shù)據(jù)中心等行業(yè)解決復(fù)雜應(yīng)用問題。該公司從零開始開發(fā) IP 模塊,旨在為客戶提供優(yōu)質(zhì)產(chǎn)品。作為分塊式延遲渲染技術(shù)的創(chuàng)造者,Imagination 有能力生產(chǎn)節(jié)能處理器。為了達(dá)到這一能效水平,他們使用了 Cadence 的 Verisium Manager、Xcelium Logic Simulation、Jasper 等工具。

“Imagination 想要從整體上解決復(fù)雜的問題,我們構(gòu)建的基礎(chǔ)設(shè)施將幫助我們實(shí)現(xiàn)這一目標(biāo)。如今,Imagination 的目標(biāo)是助力汽車、消費(fèi)電子、數(shù)據(jù)中心等行業(yè),解決復(fù)雜的現(xiàn)實(shí)問題。
Imagination 是分塊式延遲渲染技術(shù)的創(chuàng)造者,它掌握著幾代原創(chuàng)技術(shù)和專利,因此有能力生產(chǎn)節(jié)能圖形處理器。我們積極參與高度復(fù)雜的軟件開發(fā),確保我們的硬件能夠高效且節(jié)能地運(yùn)行,這就是我們的工作。RTL 設(shè)計通常聚焦于驗(yàn)證設(shè)計意圖,我們大規(guī)模地使用 Xcelium 驗(yàn)證工具來執(zhí)行數(shù)千秒的仿真,并使用 Verisium Manager 等工具來管理這些數(shù)據(jù)和上下文,實(shí)現(xiàn)設(shè)計收斂和簽核。
在解決這些難題時,需要深入關(guān)注問題本身。因此,擁有一款每次都能派上用場的工具非常重要。Cadence 為我們提供了這樣的工具。”
—— Ozgur Ozkurt ( Senior Director of Hardware Engineering, Imagination )
“實(shí)際上,我們主要給客戶提供授權(quán) IP,我們正在從零開始開發(fā) IP 模塊,我們在內(nèi)部進(jìn)行設(shè)計和驗(yàn)證,盡可能地提高 IP 質(zhì)量。
當(dāng)前的 Formal 驗(yàn)證工作是由專家團(tuán)隊(duì)負(fù)責(zé),但這是整體戰(zhàn)略的一部分。我們希望將來可以將 Verisium Manager 與各類指標(biāo)聯(lián)系起來,從基于功能的驗(yàn)證計劃開始,結(jié)合使用 Jasper 獲取的形式化結(jié)果,或使用來自 Xcelium 工具的仿真結(jié)果,以及覆蓋率反饋。近日,我們還開始使用第三方覆蓋擴(kuò)展技術(shù)。這讓我們十分振奮。我們利用這種技術(shù)提升架構(gòu)覆蓋率,即我們在 C 模型驗(yàn)證中收集的覆蓋率,將這一數(shù)據(jù)反饋給 Verisium Manager,這樣,我們就能全面了解所有這些不同方法。
我喜歡 Verisium Manager 的一點(diǎn)是,它讓我們不再局限于驗(yàn)證或受制于指標(biāo)。實(shí)際上,我們上升了一個抽象層次,開始思考客戶最需要什么,客戶需要的是功能完備的產(chǎn)品。如果我們從這個需求出發(fā),便可將其分解為具體的功能。這樣一來,功能就成為了我們驗(yàn)證的驅(qū)動力,而不僅僅是指標(biāo)。我們使用指標(biāo)來評估功能驗(yàn)證效果,但它們并非控制因素。
Verisium Manager 為我們提供了很大的幫助,而驗(yàn)證規(guī)劃方法論則幫助我們提升抽象層次,進(jìn)而提高工作效率。”
—— Pim Palmen ( Verification Architect, Imagination )
“我想每個人都會告訴你,Verisium Manager 讓他們的工作變得輕松了許多。對于我來說,我們能夠看到以前被丟棄的所有數(shù)據(jù),這些數(shù)據(jù)都集中在一個數(shù)據(jù)庫中,我們能夠基于這些數(shù)據(jù)構(gòu)建視圖,這一切都被無縫集成在 Verisium Manager 中并映射至項(xiàng)目的驗(yàn)證計劃。”
—— Kush Raval (Software Engineer, Imagination)
2025 Cadence Design Systems, Inc. 版權(quán)所有。在全球范圍保留所有權(quán)利。Cadence、Cadence 徽標(biāo)和 www.cadence.com/go/trademarks 中列出的其他 Cadence 標(biāo)志均為 Cadence Design Systems, Inc. 的商標(biāo)或注冊商標(biāo)。
-
Cadence
+關(guān)注
關(guān)注
68文章
1024瀏覽量
147291 -
IP
+關(guān)注
關(guān)注
5文章
1881瀏覽量
156666 -
系統(tǒng)設(shè)計
+關(guān)注
關(guān)注
0文章
175瀏覽量
22871 -
imagination
+關(guān)注
關(guān)注
1文章
623瀏覽量
63483 -
半導(dǎo)體IP
+關(guān)注
關(guān)注
0文章
8瀏覽量
13075
原文標(biāo)題:Imagination 利用 Cadence 系統(tǒng)設(shè)計與驗(yàn)證工具開發(fā)節(jié)能半導(dǎo)體 IP
文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
Cadence收購Arm基礎(chǔ)IP業(yè)務(wù),誰是贏家?
半導(dǎo)體嵌入式單元測試的核心技術(shù)、工具選型與落地全流程
Cadence 推出 ChipStack? AI Super Agent,開辟芯片設(shè)計與驗(yàn)證新紀(jì)元
小華半導(dǎo)體數(shù)字電源算法配置工具DPACT介紹
Cadence推出高可靠性LPDDR5X 9600Mbps內(nèi)存IP系統(tǒng)解決方案
軟件定義的硬件輔助驗(yàn)證如何助力AI芯片開發(fā)
芯源半導(dǎo)體在物聯(lián)網(wǎng)設(shè)備中具體防護(hù)方案
今日看點(diǎn):Cadence宣布收購ChipStack;德州儀器啟用馬六甲第二組裝測試工廠
智多晶EDA工具HqFpga軟件的主要重大進(jìn)展
中芯國際收購英國某半導(dǎo)體IP公司?回應(yīng)來了
瑞樂半導(dǎo)體——TC Wafer晶圓測溫系統(tǒng)在半導(dǎo)體行業(yè)的應(yīng)用場景
EDA是什么,有哪些方面
Cadence Conformal AI Studio助力前端驗(yàn)證設(shè)計
Cadence推出HBM4 12.8Gbps IP內(nèi)存系統(tǒng)解決方案
Imagination E-Series震撼發(fā)布:35%能效提升,開啟邊緣AI圖形處理新時代
Imagination利用Cadence系統(tǒng)設(shè)計與驗(yàn)證工具開發(fā)節(jié)能半導(dǎo)體IP
評論