chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

探索DS90CR481/DS90CR482:高速數(shù)據(jù)傳輸?shù)睦硐虢鉀Q方案

lhl545545 ? 2025-12-31 10:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

探索DS90CR481/DS90CR482:高速數(shù)據(jù)傳輸?shù)睦硐虢鉀Q方案

電子工程師的日常工作中,高速數(shù)據(jù)傳輸一直是一個(gè)關(guān)鍵且具有挑戰(zhàn)性的領(lǐng)域。今天,我們將深入探討德州儀器TI)推出的DS90CR481和DS90CR482這兩款芯片,它們組成的48位LVDS通道鏈路SER/DES(串行器/解串器),為高速數(shù)據(jù)傳輸提供了出色的解決方案。

文件下載:ds90cr481.pdf

芯片概述

1. 基本信息

DS90CR481和DS90CR482是一對(duì)用于高速數(shù)據(jù)傳輸?shù)男酒С?5 - 112 MHz的輸入時(shí)鐘。它們能夠?qū)?8位的CMOS/TTL數(shù)據(jù)轉(zhuǎn)換為L(zhǎng)VDS(低電壓差分信號(hào))數(shù)據(jù)進(jìn)行傳輸,然后在接收端再將LVDS數(shù)據(jù)轉(zhuǎn)換回48位的LVCMOS/TTL數(shù)據(jù)。

2. 主要特性

  • 高帶寬:支持高達(dá)112 MHz的時(shí)鐘頻率,在66 MHz時(shí)鐘下可實(shí)現(xiàn)3.168 Gbits/sec的帶寬,在112 MHz時(shí)鐘下可達(dá)到5.376 Gbits/sec的帶寬。
  • 減少電纜和連接器尺寸:通過將48位數(shù)據(jù)復(fù)用為8路LVDS數(shù)據(jù)和1路時(shí)鐘信號(hào)傳輸,大大減少了電纜的尺寸和連接器的數(shù)量,最多可減少80%的電纜寬度,從而降低了系統(tǒng)成本和連接器的物理尺寸和成本。
  • 增強(qiáng)的傳輸性能:采用預(yù)加重技術(shù)減少電纜負(fù)載效應(yīng),可選的直流平衡編碼減少符號(hào)間干擾(ISI),并且具備電纜去斜功能,可校正高達(dá)±1 LVDS數(shù)據(jù)位時(shí)間的電纜斜移(時(shí)鐘速率高達(dá)80 MHz)。
  • 低電壓操作:采用+3.3V電源電壓,并且TXIN和控制輸入引腳具有5V容限。
  • 抗抖動(dòng)能力:發(fā)射器能夠拒絕周期到周期的抖動(dòng),符合ANSI/TIA/EIA - 644 - 1995 LVDS標(biāo)準(zhǔn)。

技術(shù)參數(shù)細(xì)節(jié)

1. 絕對(duì)最大額定值

參數(shù) 單位
電源電壓(Vcc) -0.3 to +4 V
CMOS/TTL輸入電壓 -0.3 to +5.5 V
LVCMOS/TTL輸出電壓 -0.3 to (Vcc + 0.3) V
LVDS接收器輸入電壓 -0.3 to +3.6 V
LVDS驅(qū)動(dòng)器輸出電壓 -0.3 to +3.6 V
LVDS輸出短路持續(xù)時(shí)間 連續(xù)
結(jié)溫 +150
存儲(chǔ)溫度 -65 to +150
引腳溫度(焊接,4秒)100L TQFP +260

2. 推薦工作條件

參數(shù) 最小值 典型值 最大值 單位
電源電壓(Vcc) 3.0 3.3 3.6 V
工作環(huán)境溫度(TA) -10 +25 +70
電源噪聲電壓 100 mVpp
輸入時(shí)鐘(TX) 65 112 MHz

3. 電氣特性

芯片的電氣特性涵蓋了CMOS/TTL直流規(guī)格、LVDS驅(qū)動(dòng)器直流規(guī)格、LVDS接收器直流規(guī)格、發(fā)射器和接收器的電源電流等多個(gè)方面。例如,在CMOS/TTL直流規(guī)格中,高電平輸入電壓(VIH)最小值為2.0V,低電平輸入電壓(VIL)最大值為0.8V;在LVDS驅(qū)動(dòng)器直流規(guī)格中,差分輸出電壓(IVool)典型值為250 - 345mV,最大值為450mV。

4. 開關(guān)特性

包括發(fā)射器和接收器的各種開關(guān)特性參數(shù),如LVDS信號(hào)的高低電平轉(zhuǎn)換時(shí)間、發(fā)射器和接收器的傳播延遲、相位鎖定環(huán)設(shè)置時(shí)間、電源關(guān)閉延遲等。這些參數(shù)對(duì)于確保數(shù)據(jù)的準(zhǔn)確傳輸和系統(tǒng)的穩(wěn)定性至關(guān)重要。

新特性解析

1. 預(yù)加重(Pre - emphasis)

預(yù)加重功能通過在LVDS邏輯轉(zhuǎn)換期間增加額外的電流來減少電纜負(fù)載效應(yīng)。預(yù)加重的強(qiáng)度可以通過在“PRE”引腳施加從0.75V到Vcc的直流電壓來設(shè)置。不同的電阻值(Rpre)可以實(shí)現(xiàn)不同的預(yù)加重電壓和效果,例如,當(dāng)Rpre為1MΩ或不連接時(shí),PRE電壓為0.75V,為標(biāo)準(zhǔn)LVDS;當(dāng)Rpre為100Ω時(shí),PRE電壓為Vcc,實(shí)現(xiàn)100%預(yù)加重。需要注意的是,設(shè)置適當(dāng)?shù)念A(yù)加重量很重要,過多的預(yù)加重會(huì)產(chǎn)生過多的噪聲并增加功耗,對(duì)于長(zhǎng)度小于2米的電纜通常不需要預(yù)加重。

2. 直流平衡(DC Balance)

在每個(gè)LVDS數(shù)據(jù)信號(hào)線上,除了數(shù)據(jù)信息外,每個(gè)周期還會(huì)傳輸一個(gè)額外的直流平衡位(DCBAL)。該位的目的是最小化信號(hào)線上的短期和長(zhǎng)期直流偏置,通過選擇性地發(fā)送未修改或反轉(zhuǎn)的數(shù)據(jù)來實(shí)現(xiàn)。直流平衡模式通過將發(fā)射器上的BAL引腳拉高來設(shè)置,對(duì)于長(zhǎng)度通常大于5米的長(zhǎng)電纜應(yīng)用非常有用。

3. 去斜(Deskew)

去斜功能僅在直流平衡模式下(DS90CR481上的BAL = high)支持。當(dāng)接收器上的“DESKEW”引腳設(shè)置為高電平時(shí),可以校正獨(dú)立差分對(duì)之間信號(hào)到達(dá)理想選通位置的最大±1 LVDS數(shù)據(jù)位時(shí)間的斜移。在進(jìn)行去斜操作時(shí),發(fā)射器上的“DS_OPT”引腳必須至少在四個(gè)時(shí)鐘周期內(nèi)施加低電平。此外,去斜功能只能在時(shí)鐘速率高達(dá)80 MHz時(shí)工作,并且在接收器處于去斜模式時(shí),所有接收器輸出都將設(shè)置為低電平,但接收器時(shí)鐘輸出仍然活躍并切換。

應(yīng)用與配置建議

1. 應(yīng)用場(chǎng)景

DS90CR481/DS90CR482芯片組適用于需要高速數(shù)據(jù)傳輸和解決EMI(電磁干擾)及電纜尺寸問題的應(yīng)用,如寬、高速TTL接口。它們可以用于長(zhǎng)距離數(shù)據(jù)傳輸,通過預(yù)加重、直流平衡和去斜等功能,能夠驅(qū)動(dòng)長(zhǎng)度超過5米的電纜。

2. 配置建議

  • 電源旁路:在電源引腳使用旁路電容,建議使用高頻陶瓷(推薦表面貼裝)0.1μF電容靠近每個(gè)電源引腳,如有空間可并聯(lián)一個(gè)0.01μF電容,并且在印刷電路板上分散放置額外的電容以提高去耦效果。
  • 輸入信號(hào)質(zhì)量:輸入信號(hào)質(zhì)量必須符合數(shù)據(jù)手冊(cè)的要求,避免過沖和欠沖超過絕對(duì)最大規(guī)格。如果主機(jī)設(shè)備和發(fā)射器之間的線路較長(zhǎng)且表現(xiàn)為傳輸線,則應(yīng)采用終端匹配。如果發(fā)射器由具有可編程驅(qū)動(dòng)強(qiáng)度的設(shè)備驅(qū)動(dòng),建議將數(shù)據(jù)輸入設(shè)置為弱設(shè)置,以防止傳輸線效應(yīng),而時(shí)鐘信號(hào)通常設(shè)置較高以提供干凈的低抖動(dòng)邊緣。
  • 未使用的LVDS輸出:未使用的LVDS輸出通道應(yīng)在發(fā)射器輸出引腳處用100Ω電阻進(jìn)行終端匹配。
  • LVDS互連:遵循LVDS互連指南,如使用100Ω耦合差分對(duì),采用S/2S/3S規(guī)則進(jìn)行布線,盡量減少過孔數(shù)量,使用差分連接器(當(dāng)線速度高于500Mbps時(shí)),保持走線平衡,最小化對(duì)內(nèi)和對(duì)間的斜移,并盡可能靠近接收器輸入進(jìn)行終端匹配。
  • 接收器輸出驅(qū)動(dòng)強(qiáng)度:DS90CR482輸出指定負(fù)載為8pF,$V{OH}$和$V{OL}$在±2mA下測(cè)試,僅適用于1個(gè)或可能2個(gè)負(fù)載。如果需要高扇出或長(zhǎng)傳輸線驅(qū)動(dòng)能力,建議對(duì)接收器輸出進(jìn)行緩沖。

總結(jié)

DS90CR481和DS90CR482芯片組通過其高帶寬、減少電纜尺寸、增強(qiáng)的傳輸性能等特性,為電子工程師在高速數(shù)據(jù)傳輸領(lǐng)域提供了一個(gè)強(qiáng)大而可靠的解決方案。通過合理配置和應(yīng)用其新特性,如預(yù)加重、直流平衡和去斜功能,可以有效地解決長(zhǎng)距離數(shù)據(jù)傳輸中的各種問題。在實(shí)際設(shè)計(jì)中,我們需要根據(jù)具體的應(yīng)用需求和系統(tǒng)要求,仔細(xì)考慮芯片的各項(xiàng)參數(shù)和配置建議,以確保系統(tǒng)的穩(wěn)定性和性能。你在使用類似芯片時(shí)遇到過哪些問題呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見解。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    探索DS90CR287/DS90CR288A:高性能LVDS芯片組的技術(shù)剖析

    探索DS90CR287/DS90CR288A:高性能LVDS芯片組的技術(shù)剖析 在電子工程師的設(shè)計(jì)世界里,選擇合適的芯片組對(duì)于實(shí)現(xiàn)高效數(shù)據(jù)傳輸至關(guān)重要。
    的頭像 發(fā)表于 04-16 16:20 ?86次閱讀

    深入解析DS90CR217:高性能LVDS數(shù)據(jù)傳輸解決方案

    深入解析DS90CR217:高性能LVDS數(shù)據(jù)傳輸解決方案 在電子設(shè)計(jì)領(lǐng)域,高速數(shù)據(jù)傳輸一直是一個(gè)關(guān)鍵挑戰(zhàn)。
    的頭像 發(fā)表于 03-29 17:05 ?896次閱讀

    探索DS90CR215/DS90CR216:高速數(shù)據(jù)傳輸理想選擇

    探索DS90CR215/DS90CR216:高速數(shù)據(jù)傳輸理想選擇 在電子設(shè)計(jì)領(lǐng)域,
    的頭像 發(fā)表于 01-04 14:45 ?363次閱讀

    探索DS90CR285/DS90CR286:高效數(shù)據(jù)傳輸理想之選

    探索DS90CR285/DS90CR286:高效數(shù)據(jù)傳輸理想之選 在電子設(shè)計(jì)領(lǐng)域,數(shù)據(jù)傳輸的高
    的頭像 發(fā)表于 01-04 14:45 ?392次閱讀

    深度解析DS90CR217:高速數(shù)據(jù)傳輸理想之選

    深度解析DS90CR217:高速數(shù)據(jù)傳輸理想之選 在當(dāng)今的電子設(shè)備設(shè)計(jì)中,高速數(shù)據(jù)傳輸一直是一
    的頭像 發(fā)表于 01-04 14:15 ?341次閱讀

    深入解析DS90CR216A/DS90CR286A LVDS接收器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    深入解析DS90CR216A/DS90CR286A LVDS接收器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn) 在高速數(shù)據(jù)傳輸的領(lǐng)域中,LVDS(低電壓差分信號(hào))技術(shù)憑借其低功耗、高抗干擾能力和
    的頭像 發(fā)表于 01-04 14:00 ?321次閱讀

    深入解析DS90CR216A/DS90CR286A LVDS接收器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    深入解析DS90CR216A/DS90CR286A LVDS接收器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn) 在電子設(shè)計(jì)領(lǐng)域,數(shù)據(jù)傳輸的高效性和穩(wěn)定性一直是工程師們關(guān)注的重點(diǎn)。LVDS(Low Voltage
    的頭像 發(fā)表于 01-04 11:15 ?440次閱讀

    深度解析DS90CR287/DS90CR288A:高速數(shù)據(jù)傳輸理想選擇

    深度解析DS90CR287/DS90CR288A:高速數(shù)據(jù)傳輸理想選擇 在高速
    的頭像 發(fā)表于 01-04 10:00 ?466次閱讀

    探索DS90CR287/DS90CR288A:高性能LVDS芯片組的設(shè)計(jì)秘訣

    探索DS90CR287/DS90CR288A:高性能LVDS芯片組的設(shè)計(jì)秘訣 在高速數(shù)據(jù)傳輸的領(lǐng)域中,如何高效、穩(wěn)定地
    的頭像 發(fā)表于 12-31 16:35 ?486次閱讀

    探索DS90CR218A:高性能LVDS接收器的設(shè)計(jì)與應(yīng)用指南

    探索DS90CR218A:高性能LVDS接收器的設(shè)計(jì)與應(yīng)用指南 在當(dāng)今高速數(shù)據(jù)傳輸的時(shí)代,LVDS(低電壓差分信號(hào))技術(shù)憑借其低功耗、低電磁干擾(EMI)和
    的頭像 發(fā)表于 12-31 16:20 ?297次閱讀

    探索DS90CR481/DS90CR482:48位LVDS通道鏈路SER/DES的卓越性能

    探索DS90CR481/DS90CR482:48位LVDS通道鏈路SER/DES的卓越性能 在高速數(shù)據(jù)傳輸的領(lǐng)域中,LVDS(低電壓差分信號(hào)
    的頭像 發(fā)表于 12-30 15:55 ?450次閱讀

    探索DS90CR486:高性能48位通道鏈路解串器的技術(shù)剖析與應(yīng)用指南

    探索DS90CR486:高性能48位通道鏈路解串器的技術(shù)剖析與應(yīng)用指南 在高速數(shù)據(jù)傳輸的領(lǐng)域中,DS90CR486作為一款133MHz、48
    的頭像 發(fā)表于 12-30 11:05 ?534次閱讀

    DS90CR483A/DS90CR484A:高速LVDS通道鏈路收發(fā)器的卓越之選

    DS90CR483A/DS90CR484A:高速LVDS通道鏈路收發(fā)器的卓越之選 在如今的電子設(shè)計(jì)領(lǐng)域,高速數(shù)據(jù)傳輸與可靠信號(hào)處理是眾多項(xiàng)目
    的頭像 發(fā)表于 12-26 09:50 ?1069次閱讀

    探索DS90CR483A/DS90CR484A:高速LVDS通道鏈路SER/DES的卓越之選

    探索DS90CR483A/DS90CR484A:高速LVDS通道鏈路SER/DES的卓越之選 在高速數(shù)據(jù)
    的頭像 發(fā)表于 12-25 18:55 ?2141次閱讀

    深入剖析DS90CR286A和DS90CR216A LVDS接收器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    深入剖析DS90CR286A和DS90CR216A LVDS接收器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn) 在電子設(shè)計(jì)領(lǐng)域,數(shù)據(jù)傳輸的高效性和穩(wěn)定性至關(guān)重要。DS90CR286A和
    的頭像 發(fā)表于 12-25 10:55 ?492次閱讀