chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet,如何助力HPC?

穎脈Imgtec ? 2026-02-26 15:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文轉(zhuǎn)自:半導(dǎo)體產(chǎn)業(yè)縱橫

小芯片架構(gòu)代表了芯片設(shè)計和集成方式的根本性變革。

隨著傳統(tǒng)芯片架構(gòu)在功耗、散熱和空間方面逼近物理極限,一種新型架構(gòu)正在興起,有望為高性能計算(HPC)開辟一條新的發(fā)展道路。這種架構(gòu)被稱為小芯片架構(gòu)(chiplet architecture),它能夠以更低的成本提供比單芯片處理器更高的性能,同時能耗降低高達10倍。這些優(yōu)勢使得小芯片架構(gòu)在未來高性能計算和人工智能AI)工作負載的驅(qū)動方面具有潛在優(yōu)勢。

小芯片架構(gòu)代表了芯片設(shè)計和集成方式的根本性變革。如今,大多數(shù)半導(dǎo)體制造商設(shè)計大型單片芯片,稱為片上系統(tǒng)(SoC),將所有必要的組件——例如處理器內(nèi)核、內(nèi)存、I/O驅(qū)動器信號處理器等——集成到單個芯片上。雖然這些組件可能來自不同的供應(yīng)商,但芯片制造商有責(zé)任確保它們能夠協(xié)同工作。隨著芯片尺寸的增大,制造成本也會增加,芯片良率則會下降。

為了利用傳統(tǒng)的單芯片進行擴展(或橫向擴展),數(shù)據(jù)必須離開芯片,通過互連傳輸?shù)狡渌酒H缃?,隨著人工智能工作負載的不斷增長,客戶在進行人工智能訓(xùn)練或推理時,必須將大量數(shù)據(jù)從一個芯片傳輸?shù)搅硪粋€芯片。傳輸這些龐大的數(shù)據(jù)集需要消耗大量電力,并產(chǎn)生巨大的熱量,這兩點都必須通過系統(tǒng)級的電源和冷卻系統(tǒng)來解決。

芯片級互連架構(gòu)以不同的方式解決尺寸縮放問題。它并非將組件直接焊接在芯片上,而是將這些組件插入埋藏在基板中的標準互連線。通用芯片級互連高速標準(UCIe)于2022年推出,并得到了英特爾AMD、Arm、谷歌云、Meta、微軟、高通、三星和臺積電的支持。UCIe提供了一種分層架構(gòu),可與其他互連標準(例如PCIe、CXL、NVLink和UALink)兼容。

這種小芯片架構(gòu)帶來了幾個明顯的優(yōu)勢。首先,它允許用戶將芯片組緊密排列,并通過UCIe連接,從而減少數(shù)據(jù)傳輸(進而降低功耗)。小芯片架構(gòu)賦予用戶更大的靈活性,允許用戶在系統(tǒng)的特定位置采用特定的處理器,從而更好地平衡性能和成本,而不是被迫使用芯片制造商預(yù)先集成到芯片上的組件。

小芯片架構(gòu)也帶來了制造方面的優(yōu)勢。較大的芯片尺寸意味著更高的缺陷率,從而降低良率。由于芯片組將各個組件以零散的方式連接起來,因此可以輕松更換有缺陷的組件。這也有助于降低廠商鎖定,使用戶能夠根據(jù)自身需求選擇最合適的組件。

Cadence Design Systems公司負責(zé)芯片制造商使用的軟件的芯片和IP解決方案高級總監(jiān)Mick Posner表示,芯片組的根本優(yōu)勢在于其封裝級縮放方法?!叭魏螘r候,芯片之間的通信,即使芯片彼此相鄰,都會造成延遲和功耗方面的影響,”Posner說?!耙虼?,在封裝內(nèi)部,效率和性能都會大大提高?!彼f,芯片組可擴展性優(yōu)勢的核心在于它能夠突破光刻限制。

“實際上,你并不是把一個大型的整體設(shè)計分割成更小的部分,”Posner告訴HPCwire?!斑@在10年前或許是起步階段。但現(xiàn)在,芯片組技術(shù)可以實現(xiàn)封裝級的擴展,從根本上來說,它創(chuàng)造出的系統(tǒng)規(guī)模遠超單個整體芯片所能容納的。”Posner表示,雖然芯片組適用于所有領(lǐng)域,但高性能計算領(lǐng)域正在引領(lǐng)普及,因為他們已經(jīng)觸及了當(dāng)前芯片設(shè)計的物理極限。

“如今,封裝光罩尺寸相同的芯片組合在一起,帶來了性能可擴展性和更高的效率,因為不再采用傳統(tǒng)的、功耗高的標準芯片間接口,而是轉(zhuǎn)向像UCIe這樣的芯片間接口,這種接口的功耗特性要好得多,”Posner說道?!澳阏谑褂靡惶讟藴试O(shè)計的芯片構(gòu)建模塊來構(gòu)建系統(tǒng)?!?/p>

芯片組技術(shù)對于超級計算機來說并不新鮮,目前該概念已被應(yīng)用于百億億次級系統(tǒng)中。橡樹嶺國家實驗室的Frontier超級計算機就采用了基于芯片組的設(shè)計,并使用了AMD EPYC “Trento” CPU

人工智能的蓬勃發(fā)展迫使計算機制造商另辟蹊徑,以滿足市場對性能的需求。在半導(dǎo)體領(lǐng)域,像英偉達這樣的制造商一直在突破光刻技術(shù)的極限,而光刻技術(shù)的極限是由在晶圓上蝕刻電路的光刻機的物理能力決定的。英偉達還設(shè)計了“超級芯片”,將兩個GPU和一個CPU集成在單個芯片上,以獲得更強大的處理能力;而其他芯片制造商,例如Cerebras,則開始生產(chǎn)超大尺寸的芯片。

Cadence產(chǎn)品營銷總監(jiān)Mayank Bhatnaga表示,小芯片架構(gòu)為AI和HPC站點提供了另一種提供所需處理能力的方式,而無需像圍繞單一需求那樣完全重新設(shè)計系統(tǒng)。如今的小芯片架構(gòu)也支持三維設(shè)計,使組件制造商能夠堆疊組件,從而實現(xiàn)更高的計算密度、更低的數(shù)據(jù)延遲和更低的功耗。當(dāng)然,這也帶來了更高的成本、更復(fù)雜的結(jié)構(gòu)和更大的散熱需求。

標準對于確保A公司生產(chǎn)的產(chǎn)品能夠與B公司生產(chǎn)的產(chǎn)品兼容至關(guān)重要。Chiplet社區(qū)和市場雖然仍處于發(fā)展初期,但其核心力量穩(wěn)固,發(fā)展勢頭強勁。Bhatnaga表示,采用UCIe是建立芯片組標準的核心,因此也是擴大芯片組社區(qū)規(guī)模和范圍的關(guān)鍵。他還指出,芯片社區(qū)中有些人對采用UCIe持謹慎態(tài)度。他說,供應(yīng)商希望確保他們在UCIe上的投資能夠獲得回報。

“UCIe的普及對芯片市場來說確實是一件好事,”Bhatnaga說道。“隨著UCIe的普及,人們相信,如果他們在芯片上使用UCIe,以后也能在其他項目中與其他合作伙伴一起使用。這確實很有幫助?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54369

    瀏覽量

    468949
  • HPC
    HPC
    +關(guān)注

    關(guān)注

    0

    文章

    348

    瀏覽量

    25061
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    499

    瀏覽量

    13643
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    HPC系列高性能微控制器:特性、參數(shù)與應(yīng)用解析

    HPC系列高性能微控制器:特性、參數(shù)與應(yīng)用解析 在電子工程領(lǐng)域,高性能微控制器是眾多項目的核心組件,它們的性能直接影響著整個系統(tǒng)的運行效率和穩(wěn)定性。National Semiconductor推出
    的頭像 發(fā)表于 04-19 10:45 ?133次閱讀

    擁抱Chiplet,大芯片的必經(jīng)之路

    本文轉(zhuǎn)自:半導(dǎo)體行業(yè)觀察隨著傳統(tǒng)芯片架構(gòu)在功耗、散熱和空間方面逼近物理極限,一種新型架構(gòu)正在興起,有望為高性能計算(HPC)開辟一條新的發(fā)展道路。這種架構(gòu)被稱為Chiplet架構(gòu)
    的頭像 發(fā)表于 02-13 14:35 ?497次閱讀
    擁抱<b class='flag-5'>Chiplet</b>,大芯片的必經(jīng)之路

    Chiplet異構(gòu)集成的先進互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時刻。隨著人工智能和高性能計算應(yīng)用對計算能力的需求呈指數(shù)級增長,業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的前沿互連技術(shù),內(nèi)容來自新加坡微電子研究院在2025年HIR年會上發(fā)表的研究成果[1]。
    的頭像 發(fā)表于 02-02 16:00 ?2683次閱讀
    多<b class='flag-5'>Chiplet</b>異構(gòu)集成的先進互連技術(shù)

    如何突破AI存儲墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構(gòu)

    的零誤碼與穩(wěn)定性 量產(chǎn)背書25+ 成功案例, 10+ 全球客戶證明方案的成熟度與商業(yè)可靠性 4. 戰(zhàn)略演進:從單一IP向Chiplet基礎(chǔ)設(shè)施平臺跨越奎芯科技不僅提供“設(shè)計藍圖”,更通過M2LINK
    發(fā)表于 01-29 17:32

    躍昉科技受邀出席第四屆HiPi Chiplet論壇

    隨著摩爾定律放緩與AI算力需求的爆發(fā)式增長,傳統(tǒng)芯片設(shè)計模式正面臨研發(fā)成本高昂、能耗巨大、迭代周期長的多重壓力。在此背景下,Chiplet(芯粒)技術(shù)成為推動集成電路產(chǎn)業(yè)持續(xù)演進的關(guān)鍵路徑。2025
    的頭像 發(fā)表于 12-28 16:36 ?866次閱讀
    躍昉科技受邀出席第四屆HiPi <b class='flag-5'>Chiplet</b>論壇

    得一微電子受邀出席第四屆HiPi Chiplet論壇

    12月20日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(簡稱HiPi聯(lián)盟)主辦的第四屆HiPi Chiplet論壇在北京成功舉辦。本屆論壇以“探索芯前沿,驅(qū)動新智能”為核心主題,聚焦算力升級、先進工藝突破、關(guān)鍵技術(shù)
    的頭像 發(fā)表于 12-25 15:42 ?599次閱讀

    Amphenol 400POS 0.635MM PITCH COM - HPC 連接器:高性能嵌入式應(yīng)用新選擇

    Amphenol 400POS 0.635MM PITCH COM - HPC 連接器:高性能嵌入式應(yīng)用新選擇 在嵌入式計算機領(lǐng)域,隨著應(yīng)用對性能和帶寬的要求不斷攀升,高性能計算機模塊的標準也在持續(xù)
    的頭像 發(fā)表于 12-11 10:30 ?663次閱讀

    TE Connectivity HPC 350A BESS連接器技術(shù)解析與應(yīng)用指南

    TE Connectivity HPC 350A電池儲能系統(tǒng)(BESS) 連接器專注于通過單極350A/1500V大電流連接器提供高安全可靠的解決方案。這些HPC 350A連接器采用一體式成型觸點
    的頭像 發(fā)表于 11-02 17:59 ?1577次閱讀

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實

    來源:內(nèi)容來自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對芯片(chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開始規(guī)劃基于芯片的設(shè)計,也稱為多芯片系統(tǒng)。然而
    的頭像 發(fā)表于 10-23 12:19 ?520次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實

    Socionext推出3D芯片堆疊與5.5D封裝技術(shù)

    Socionext Inc.(以下簡稱“Socionext”)宣布,其3DIC設(shè)計現(xiàn)已支持面向消費電子、人工智能(AI)和高性能計算(HPC)數(shù)據(jù)中心等多種應(yīng)用。通過結(jié)合涵蓋Chiplet、2.5D
    的頭像 發(fā)表于 09-24 11:09 ?2786次閱讀
    Socionext推出3D芯片堆疊與5.5D封裝技術(shù)

    【產(chǎn)品介紹】Altair PBS Professional HPC工作負載管理器和作業(yè)調(diào)度管理系統(tǒng)

    AltairPBSProfessional行業(yè)領(lǐng)先的HPC工作負載管理器和作業(yè)調(diào)度管理系統(tǒng)PBSProfessional是一款快速、強大的工作負載管理器和作業(yè)調(diào)度管理系統(tǒng),旨在提高生產(chǎn)力、優(yōu)化利用率
    的頭像 發(fā)表于 09-19 17:03 ?773次閱讀
    【產(chǎn)品介紹】Altair PBS Professional <b class='flag-5'>HPC</b>工作負載管理器和作業(yè)調(diào)度管理系統(tǒng)

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺:CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1178次閱讀

    手把手教你設(shè)計Chiplet

    SoC功能拆分成更小的異構(gòu)或同構(gòu)芯片(稱為芯片集),并將這些Chiplet集成到單個系統(tǒng)級封裝(SIP)中,其中總硅片尺寸可能超過單個SoC的光罩尺寸。SIP不僅
    的頭像 發(fā)表于 09-04 11:51 ?928次閱讀
    手把手教你設(shè)計<b class='flag-5'>Chiplet</b>

    從技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過技術(shù)積累推動中國從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?1060次閱讀

    Chiplet與先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進封裝通常是互為補充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個相對較小的模塊來實現(xiàn),而先進封裝則提供了一種高效的方式來將這些模塊集成到一個封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2197次閱讀
    <b class='flag-5'>Chiplet</b>與先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)