chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

教你PADS 中如何檢查 Stub 線?。?!

lPCU_elecfans ? 來源:未知 ? 作者:肖冰 ? 2019-07-10 15:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為一名優(yōu)秀的PCB設計師,他所設計出來的PCB應該是無可挑剔,包括前端的PCB布線和后端的DFM(面向制造的設計,Design for manufacturability);因為設計與制造是產(chǎn)品生命周期中最重要的兩個環(huán)節(jié),并行工程就是在開始設 計時就要考慮產(chǎn)品的可制造性和可裝配性等因素。

工程師的巨大福利,首款P_C_B分析軟件,點擊免費領取

此份簡明教程將以圖文的形式展示如何幫助您快速和準確地進行 DFM 檢查和優(yōu)化 Stub 線。

一、何謂Stub

就是俗稱的線頭或歪線(特別在 Router 中經(jīng)常出現(xiàn)), 或者說信號沒打算經(jīng)過的路徑,如圖所示:

但是以下兩種情況是可以忽略的:

1, 在添加測試點的時候,為保證測試點的間距,不得不多拉一根線出來。

這種情況,對于 High speed signal 是完全禁止的。因為通過大量的仿真和布線經(jīng)驗,stub 會嚴重影響高速線的信號質量。

2,對于 press fit component 而言的,當板厚在 2.1mm 以上時,并且 信號是在上半部分層面進入 press fit component ′s pin的時候,就產(chǎn)生了 via stub.

比如,一個 16 層板,信號在 Layer3進入 press fit component ′s pin,則紅色路徑為信號經(jīng)過的路徑。藍色路徑就是多出來的 Stub。

此種情況也會影響高速線的信號質量的。

解決方法:

一是將藍色的線切掉,就是要求 PCB 進行背鉆處理。上圖 背鉆從 bottom 鉆到lay4,但這會增加很多成本。

二是信號線盡量往下半部分層面如 press fit component ′s pin。

信號對 stub 的長度也是有限制的,這就需要根據(jù)信號的速度而定??赏ㄟ^仿真或直接咨詢信號完整性工程師.

二,Stub 檢查

1、執(zhí)行[Toosl]/[Verify Design],進入設計驗證界面.

2、執(zhí)行[Hign Speed],進入高速設計驗證界面.

3、勾選[Check Stubs]/[OK]

4、執(zhí)行[Start],進行 Stubs 驗證。

4,此時,在我們的PCB上面,會出現(xiàn)警告標識,我們可根據(jù)警告標識進行布線優(yōu)化.

最多技術干貨內容請穩(wěn)步到“電子發(fā)燒友網(wǎng)”公眾號,回復資料即可免費獲取一份技術資料,在這里每天可以獲取最專業(yè)、最前沿的電子技術。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    396

    文章

    4910

    瀏覽量

    94254

原文標題:教你PADS 中如何檢查 Stub 線?。?!

文章出處:【微信號:elecfans,微信公眾號:電子發(fā)燒友網(wǎng)】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速PCB板DDR5數(shù)據(jù)信號的長STUB要背鉆嗎?

    紅色L14層走的眼圖看起來眼高更高,jitter也小點,對應的斜率也大一點,說明長stub對數(shù)據(jù)信號在2400Mbps的速率下基本沒什么影響,甚至還會稍微好點。進一步把速率提高到3200Mbps,其他
    發(fā)表于 09-28 11:25

    高速PCB板DDR5數(shù)據(jù)信號的長STUB要背鉆嗎?

    上次說了過孔stub對DDRx地址信號的影響,這次我們就來看看數(shù)據(jù)信號的長stub是否要背鉆!
    的頭像 發(fā)表于 09-28 11:22 ?517次閱讀
    高速PCB板DDR5數(shù)據(jù)信號的長<b class='flag-5'>STUB</b>要背鉆嗎?

    PCB過孔STUB對DDRX地址信號的影響

    的時候我們讓設計人員將走移到stub較長的層面,信號居然變好了,到底怎么回事呢,下面我們就來看看吧。 這個項目共16層,板厚2.9mm,主控芯片拖了3片DDR4顆粒,這些器件都分布在底層,數(shù)據(jù)速率
    發(fā)表于 09-04 10:50

    PCB過孔STUB對DDRX地址信號的影響

    最近直播的時候大家都在問過孔stub對DDRx信號的影響,到底要不要背鉆,今天我們就來看看!
    的頭像 發(fā)表于 09-04 10:48 ?454次閱讀
    PCB過孔<b class='flag-5'>STUB</b>對DDRX地址信號的影響

    網(wǎng)絡配線架打操作的質量檢查措施有哪些

    網(wǎng)絡配線架打操作的質量檢查是確保網(wǎng)絡布線系統(tǒng)穩(wěn)定性和可靠性的關鍵環(huán)節(jié)。以下從外觀檢查、電氣性能測試、功能驗證、標識與文檔檢查四個維度,系統(tǒng)闡述質量
    的頭像 發(fā)表于 06-06 10:30 ?739次閱讀
    網(wǎng)絡配線架打<b class='flag-5'>線</b>操作的質量<b class='flag-5'>檢查</b>措施有哪些

    PADS Standard 標準版 VX.2.11 安裝包

    Mentor PADS桌面自動化設計解決方案提供了功能強大的環(huán)境,可幫助您化解日常遇到的 PCB 設計挑戰(zhàn)。利用 PADS,您不僅可以更快、更好地完成工作,而且還能節(jié)省成本。 PADS
    發(fā)表于 05-22 16:43 ?20次下載

    PADS Professional vx 2.14 安裝包

    端的Xpedition而言,PADS Professional專業(yè)版是為那些在小團隊工作的工程師設計的。Xpedition這種用于處理復雜設計場景的高端企業(yè)解決方案帶來太多不必要的開銷,以及相關的易用性和軟件授權成本都是不小的挑戰(zhàn)。相較而言,
    發(fā)表于 05-22 16:43 ?23次下載

    PADS Professional vx 2.13 安裝包

    端的Xpedition而言,PADS Professional專業(yè)版是為那些在小團隊工作的工程師設計的。Xpedition這種用于處理復雜設計場景的高端企業(yè)解決方案帶來太多不必要的開銷,以及相關的易用性和軟件授權成本都是不小的挑戰(zhàn)。相較而言,
    發(fā)表于 05-22 16:43 ?7次下載

    PADS Professional vx 2.12 安裝包

    端的Xpedition而言,PADS Professional專業(yè)版是為那些在小團隊工作的工程師設計的。Xpedition這種用于處理復雜設計場景的高端企業(yè)解決方案帶來太多不必要的開銷,以及相關的易用性和軟件授權成本都是不小的挑戰(zhàn)。相較而言,
    發(fā)表于 05-22 16:43 ?5次下載

    PADS Professional vx 2.11 安裝包

    端的Xpedition而言,PADS Professional專業(yè)版是為那些在小團隊工作的工程師設計的。Xpedition這種用于處理復雜設計場景的高端企業(yè)解決方案帶來太多不必要的開銷,以及相關的易用性和軟件授權成本都是不小的挑戰(zhàn)。相較而言,
    發(fā)表于 05-22 16:43 ?6次下載

    PADS Professional vx 2.10 安裝包

    端的Xpedition而言,PADS Professional專業(yè)版是為那些在小團隊工作的工程師設計的。Xpedition這種用于處理復雜設計場景的高端企業(yè)解決方案帶來太多不必要的開銷,以及相關的易用性和軟件授權成本都是不小的挑戰(zhàn)。相較而言,
    發(fā)表于 05-22 16:43 ?5次下載

    芯片設計的設計規(guī)則檢查

    設計規(guī)則檢查(Design Rule Check,簡稱DRC)是芯片設計的一個關鍵步驟,旨在確保電路設計的物理布局符合制造工藝的要求??梢园阉惐葹榻ㄖO計檢查流程,確保建筑圖紙
    的頭像 發(fā)表于 03-04 14:58 ?1377次閱讀

    RTOS的錯誤檢查機制

    在嵌入式應用,有可能發(fā)生各種各樣的錯誤,系統(tǒng)必須能夠檢測到這些錯誤并作出適當?shù)捻憫?。RTOS通常內置了一些錯誤檢查功能,用于檢測錯誤并向應用提供響應錯誤的方法。
    的頭像 發(fā)表于 01-03 14:44 ?1041次閱讀

    PCB設計Stub天線對信號傳輸?shù)挠绊?/a>

    在PCB設計,Stub(也稱為短樁或殘樁)對信號傳輸有以下幾個主要影響:1.容性效應導致的阻抗偏低:Stub會導致容性效應,使得阻抗偏
    的頭像 發(fā)表于 12-24 17:21 ?1951次閱讀
    PCB設計<b class='flag-5'>中</b>的<b class='flag-5'>Stub</b>天線對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    PCB設計Stub對信號傳輸?shù)挠绊?/a>

    PCB設計應盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    PCB設計<b class='flag-5'>中</b>的<b class='flag-5'>Stub</b>對信號傳輸?shù)挠绊? />    </a>
</div>                    </div>
                    <div   id=