chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA技術(shù)江湖

文章:269 被閱讀:101.7w 粉絲數(shù):78 關(guān)注數(shù):0 點(diǎn)贊數(shù):26

廣告

如何理解Linux內(nèi)核中的PCIe驅(qū)動(dòng)

我們習(xí)慣了用 Verilog 去死磕 PCIe 的底層協(xié)議狀態(tài)機(jī)。但一旦越過(guò)硬件邊界來(lái)到操作系統(tǒng)層面....
的頭像 FPGA技術(shù)江湖 發(fā)表于 04-11 17:22 ?1173次閱讀

Xilinx FPGA中的混合模式時(shí)鐘管理器MMCME2_ADV詳解

在 FPGA 的浩瀚宇宙中,時(shí)鐘系統(tǒng)不僅是驅(qū)動(dòng)邏輯運(yùn)轉(zhuǎn)的“心臟”,更是決定系統(tǒng)穩(wěn)定性與性能上限的“指....
的頭像 FPGA技術(shù)江湖 發(fā)表于 04-10 11:20 ?148次閱讀
Xilinx FPGA中的混合模式時(shí)鐘管理器MMCME2_ADV詳解

使用Python/MyHDL創(chuàng)建自定義FPGA IP

使用 Python/MyHDL 創(chuàng)建自定義 FPGA IP,與 Vivado 集成,并通過(guò) PYNQ....
的頭像 FPGA技術(shù)江湖 發(fā)表于 04-09 09:53 ?178次閱讀
使用Python/MyHDL創(chuàng)建自定義FPGA IP

如何在Kria KV260上跑ROS 2和TurtleBot3 Waffle

在機(jī)器人開(kāi)發(fā)領(lǐng)域,ROS 2(Robot Operating System 2) 已成為工業(yè)級(jí)和科研....
的頭像 FPGA技術(shù)江湖 發(fā)表于 04-01 10:45 ?269次閱讀
如何在Kria KV260上跑ROS 2和TurtleBot3 Waffle

Xilinx A7 FPGA的上電啟動(dòng)時(shí)間分析

在測(cè)試板卡時(shí),發(fā)現(xiàn)FPGA板卡上電啟動(dòng)后,從flash讀取配置信息的時(shí)間大約需要5、6秒的時(shí)間,這個(gè)....
的頭像 FPGA技術(shù)江湖 發(fā)表于 03-31 11:13 ?256次閱讀
Xilinx A7 FPGA的上電啟動(dòng)時(shí)間分析

使用FPGA控制上千顆RGB LED流水燈

國(guó)內(nèi)還有一個(gè)FPGA技術(shù)在特定垂直的領(lǐng)域-LED 顯示。今天就從開(kāi)源項(xiàng)目展開(kāi)講講這個(gè)領(lǐng)域中FPGA扮....
的頭像 FPGA技術(shù)江湖 發(fā)表于 03-25 17:52 ?909次閱讀

基于Intel MAX 10 FPGA實(shí)現(xiàn)Z80與8051單板計(jì)算機(jī)

在 1970s 至 1980s,像 Zilog Z80 和 Intel MCS-51(8051) 這....
的頭像 FPGA技術(shù)江湖 發(fā)表于 03-20 09:26 ?1142次閱讀
基于Intel MAX 10 FPGA實(shí)現(xiàn)Z80與8051單板計(jì)算機(jī)

一文看懂無(wú)線電波與天線的基礎(chǔ)知識(shí)

無(wú)線電波是信號(hào)與能量的傳播載體,由振蕩電場(chǎng)與磁場(chǎng)相互耦合產(chǎn)生,遵循“電生磁、磁生電”的交變耦合規(guī)律。....
的頭像 FPGA技術(shù)江湖 發(fā)表于 03-14 09:11 ?5887次閱讀
一文看懂無(wú)線電波與天線的基礎(chǔ)知識(shí)

一文看懂PCIe中斷機(jī)制

PCIe 中斷機(jī)制主要分為兩類:一類是繼承自傳統(tǒng) PCI 的 物理中斷線(INTx)中斷,通過(guò)硬件引....
的頭像 FPGA技術(shù)江湖 發(fā)表于 03-11 09:35 ?469次閱讀
一文看懂PCIe中斷機(jī)制

Xilinx FPGA輸入延遲原語(yǔ)介紹

在高速接口設(shè)計(jì)中,時(shí)序收斂往往是工程師面臨的最大“噩夢(mèng)”。當(dāng)數(shù)據(jù)傳輸速率突破 800Mbps 時(shí),微....
的頭像 FPGA技術(shù)江湖 發(fā)表于 03-11 09:29 ?1251次閱讀
Xilinx FPGA輸入延遲原語(yǔ)介紹

Verilog HDL語(yǔ)法學(xué)習(xí)筆記

Verilog HDL 語(yǔ) 言 最 初 是 作為 Gateway Design Automation....
的頭像 FPGA技術(shù)江湖 發(fā)表于 03-04 15:04 ?5698次閱讀
Verilog HDL語(yǔ)法學(xué)習(xí)筆記

Xilinx官方開(kāi)源FOC電機(jī)控制工程解析

近年來(lái),隨著嵌入式控制與功率電子的融合,基于 FPGA/SoC 的電機(jī)控制越來(lái)越受到關(guān)注。特別是 矢....
的頭像 FPGA技術(shù)江湖 發(fā)表于 03-02 10:51 ?4217次閱讀
Xilinx官方開(kāi)源FOC電機(jī)控制工程解析

高層次綜合在FPGA設(shè)計(jì)中的價(jià)值與局限

一條是“硬核派”,直接用 Verilog/VHDL 寫(xiě) RTL,控制信號(hào)級(jí)細(xì)節(jié),精打細(xì)算每個(gè)資源。
的頭像 FPGA技術(shù)江湖 發(fā)表于 02-27 15:32 ?571次閱讀

深入剖析PCIe配置空間中Type 0 Header的核心成員

如果把整個(gè) PCIe 系統(tǒng)比作一個(gè)龐大的社會(huì),那么每一個(gè) EP 設(shè)備都需要在入職時(shí)向系統(tǒng)提交一份詳細(xì)....
的頭像 FPGA技術(shù)江湖 發(fā)表于 02-26 16:44 ?1005次閱讀
深入剖析PCIe配置空間中Type 0 Header的核心成員

基于FPGA和雙路AD9288 ADC的便攜式示波器項(xiàng)目

之前推薦的基于FPGA+ADC的示波器,大家都反饋ADC比較難買,那今天帶來(lái)一個(gè)較簡(jiǎn)單的方案,值得愛(ài)....
的頭像 FPGA技術(shù)江湖 發(fā)表于 02-26 16:05 ?1569次閱讀
基于FPGA和雙路AD9288 ADC的便攜式示波器項(xiàng)目

5G射頻前端模塊入門基礎(chǔ)知識(shí)

你有沒(méi)有想過(guò),5G 手機(jī)能同時(shí)連接 WiFi、打電話、定位,還能跑滿 1Gbps 速率,背后靠的是什....
的頭像 FPGA技術(shù)江湖 發(fā)表于 02-26 16:02 ?833次閱讀
5G射頻前端模塊入門基礎(chǔ)知識(shí)

Xilinx FPGA中IDELAYCTRL參考時(shí)鐘控制模塊的使用

IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-....
的頭像 FPGA技術(shù)江湖 發(fā)表于 02-26 14:41 ?4412次閱讀

從網(wǎng)絡(luò)接口到 DMA,一套面向工程師的 FPGA 網(wǎng)絡(luò)開(kāi)發(fā)框架

在高性能網(wǎng)絡(luò)、數(shù)據(jù)中心和智能網(wǎng)卡加速領(lǐng)域,硬件與軟件協(xié)同設(shè)計(jì)已成為提升網(wǎng)絡(luò)處理效率的關(guān)鍵。Liber....
的頭像 FPGA技術(shù)江湖 發(fā)表于 02-12 11:28 ?496次閱讀
從網(wǎng)絡(luò)接口到 DMA,一套面向工程師的 FPGA 網(wǎng)絡(luò)開(kāi)發(fā)框架

基于FPGA VHDL的FSK調(diào)制與解調(diào)設(shè)計(jì)

VHDL誕生于1982年。在1987年底,VHDL被IEEE和美國(guó)國(guó)防部確認(rèn)為標(biāo)準(zhǔn)硬件描述語(yǔ)言。
的頭像 FPGA技術(shù)江湖 發(fā)表于 01-27 10:58 ?529次閱讀
基于FPGA VHDL的FSK調(diào)制與解調(diào)設(shè)計(jì)

如何在Zynq UltraScale+ MPSoC平臺(tái)上通過(guò)JTAG啟動(dòng)嵌入式Linux鏡像

在之前文章中,我們介紹了如何使用 XSCT 工具通過(guò) JTAG 在 Zynq SoC 上啟動(dòng)嵌入式 ....
的頭像 FPGA技術(shù)江湖 發(fā)表于 01-13 11:45 ?4953次閱讀

Zynq全可編程片上系統(tǒng)詳解

Zynq 是由賽靈思(Xilinx,現(xiàn)為 AMD 的一部分)推出的一系列全可編程片上系統(tǒng)。它的革命性....
的頭像 FPGA技術(shù)江湖 發(fā)表于 01-13 11:41 ?2187次閱讀
Zynq全可編程片上系統(tǒng)詳解

DDRX SDRAM中的預(yù)取技術(shù)說(shuō)明

DDRX SDRAM外部接口數(shù)據(jù)傳輸率需要不斷提高(從DDR到DDR5),內(nèi)存芯片內(nèi)部的DRAM存儲(chǔ)....
的頭像 FPGA技術(shù)江湖 發(fā)表于 01-13 11:39 ?1810次閱讀
DDRX SDRAM中的預(yù)取技術(shù)說(shuō)明

如何評(píng)估SDRAM的有效帶寬

在進(jìn)行電子系統(tǒng)設(shè)計(jì)時(shí),我們經(jīng)常會(huì)用到SDRAM(SDR SDRAM或者DDRX SDRAM)作為緩沖....
的頭像 FPGA技術(shù)江湖 發(fā)表于 01-12 09:17 ?525次閱讀
如何評(píng)估SDRAM的有效帶寬

APB、AHB-Lite、AXI-Lite總線協(xié)議的對(duì)比分析

在 SoC、FPGA IP、外設(shè)控制器等系統(tǒng)中,配置通路(Configuration Bus) 幾....
的頭像 FPGA技術(shù)江湖 發(fā)表于 01-07 15:40 ?714次閱讀
APB、AHB-Lite、AXI-Lite總線協(xié)議的對(duì)比分析

自適應(yīng)濾波算法介紹之維納濾波器的基本原理和應(yīng)用示例

前面我們介紹了匹配濾波器,本文將介紹維納濾波器。首先我們回顧了維納濾波的主人公Norbert Wie....
的頭像 FPGA技術(shù)江湖 發(fā)表于 01-07 15:22 ?2969次閱讀
自適應(yīng)濾波算法介紹之維納濾波器的基本原理和應(yīng)用示例

自適應(yīng)濾波算法介紹之匹配濾波器的基本原理和應(yīng)用示例

自適應(yīng)濾波理論在統(tǒng)計(jì)信號(hào)處理中占據(jù)非常重要的地位,在通信、控制、雷達(dá)等領(lǐng)域獲得廣泛應(yīng)用。自適應(yīng)濾波器....
的頭像 FPGA技術(shù)江湖 發(fā)表于 01-07 14:52 ?3047次閱讀
自適應(yīng)濾波算法介紹之匹配濾波器的基本原理和應(yīng)用示例

相控陣天線的主要組件和工作原理

簡(jiǎn)單來(lái)說(shuō),相控陣天線是一種通過(guò)電子方式控制波束方向,而無(wú)需物理轉(zhuǎn)動(dòng)天線的先進(jìn)天線系統(tǒng)。
的頭像 FPGA技術(shù)江湖 發(fā)表于 12-19 15:45 ?7493次閱讀
相控陣天線的主要組件和工作原理

如何在ZYNQ本地部署DeepSeek模型

一個(gè)將最小號(hào) DeepSeek 模型部署到 AMD Zynq UltraScale+ MPSoC 處....
的頭像 FPGA技術(shù)江湖 發(fā)表于 12-19 15:43 ?7791次閱讀
如何在ZYNQ本地部署DeepSeek模型

回溯示波器的四次認(rèn)知躍遷

最近示波器圈熱鬧得有些“魔幻”,我抱著科普心態(tài)湊了幾次熱點(diǎn),關(guān)于某款國(guó)產(chǎn)示波器的內(nèi)容卻接連被申退。倒....
的頭像 FPGA技術(shù)江湖 發(fā)表于 12-19 15:39 ?6760次閱讀
回溯示波器的四次認(rèn)知躍遷

為什么在FPGA設(shè)計(jì)中使用MicroBlaze V處理器

在各類行業(yè)與應(yīng)用中,經(jīng)常能看到許多 FPGA 設(shè)計(jì)。一個(gè)非常常見(jiàn)的現(xiàn)象是:設(shè)計(jì)者常常用復(fù)雜的有限狀態(tài)....
的頭像 FPGA技術(shù)江湖 發(fā)表于 12-19 15:29 ?8542次閱讀
為什么在FPGA設(shè)計(jì)中使用MicroBlaze V處理器