chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

行業(yè) | “特色工藝”會是中國集成電路發(fā)展的機(jī)會嗎?

傳感器技術(shù) ? 來源:YXQ ? 2019-07-18 16:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

“1965年,戈登·摩爾受電子學(xué)雜志邀請,根據(jù)自己產(chǎn)業(yè)經(jīng)驗(yàn)以及貝爾實(shí)驗(yàn)室晶體管技術(shù)寫了篇文章,推算出了摩爾定律——預(yù)測芯片中的晶體管數(shù)量每年會翻番。10年后的IEDM會議上,戈登·摩爾在報告中將每年改為了每兩年。而這條摩爾定律,指導(dǎo)了整個集成電路的發(fā)展。”

電子科技大學(xué)集成電路中心主任、博導(dǎo)張波教授在“2019中國(成都)電子信息博覽會”同期舉辦的“第二屆中國(成都)集成電路發(fā)展高峰論壇”上的演講用摩爾定律的起源作為開頭,那段歷史拉開了全球集成電路發(fā)展的帷幕,業(yè)內(nèi)企業(yè)像是虔誠的教徒追隨著圣經(jīng)。

張波隨后提出兩個問題:這樣的極限是什么?進(jìn)一步該怎么做?

“曾經(jīng)一維方式中,我們依靠線寬縮小來提供性能、降低價格,如今線寬縮小卻帶來了不小的挑戰(zhàn)?!睆埐ū硎倦m然當(dāng)前線寬仍在不斷縮小,從5nm到3nm再到1nm,但每個工藝節(jié)點(diǎn)的成本已經(jīng)非常高昂(如下圖)。

每個工藝節(jié)點(diǎn)的SoC開發(fā)成本 來源:IBS

此時,產(chǎn)業(yè)選擇了一個很重要的方向——More than Moore。張波認(rèn)為,More than Moore的提出說明集成電路已經(jīng)不是靠一維方向發(fā)展,也有了如先進(jìn)封裝的三維發(fā)展方向。

“如今人們把More than Moore翻譯成‘超越摩爾定律’,這并沒有把本質(zhì)講清楚,我們02專項(xiàng)有另一種稱呼?!睆埐▽ore than Moore有著更獨(dú)到和深入的認(rèn)識。

怎么理解More than Moore?

另一種稱呼就是“非尺寸依賴的特色工藝”。張波表示:“More than Moore的白皮書提到,器件性能的提升不完全靠尺寸縮小,而是靠功能增加來提高性能?!彪S后其舉了一位非常重視非尺寸特色工藝廠商的例子,它就是X-Fab。

資料顯示,X-Fab是全球頂尖模擬/混合信號集成電路技術(shù)及晶圓代工企業(yè),從事混合信號集成電路的硅晶片制造。

張波稱,該公司眼中的非尺寸特色工藝是通過基于CMOS工藝,將模擬功能進(jìn)行集成,以此優(yōu)化器件成本并增加整體性能?!捌骷悄脕碛玫?,增加性能才是核心重點(diǎn),特色工藝就能夠增加功能。”張波說道:“把eNVM、BiCMOS、RF CMOS、BCD工藝、SOI RF-SOI工藝等不是依靠尺寸縮小的工藝,統(tǒng)稱為非尺寸依賴的特色工藝?!?/p>

其有三大優(yōu)勢:

1,非尺寸依賴;

2,建廠與維護(hù)成本低;

3,工藝相對成熟、產(chǎn)品研發(fā)投入相對較低。

“而這些優(yōu)勢僅僅是皮毛。”張波認(rèn)為非尺寸依賴的特色工藝的好處遠(yuǎn)遠(yuǎn)不止這些,并用幾大國際大廠的例子加以佐證。

首先還是X-Fab,其從0.13μm~1.0μm工藝就含有7個平臺,每個平臺有不同的選項(xiàng)來針對各種產(chǎn)品種類。其次,安森美在收購Fairchild之后,公司MOSFETs器件就有2000多個品種,其驅(qū)動號稱還有100多鐘。談及英飛凌,其功率MOS器件更是達(dá)到了3000多個種類。這些繁多的產(chǎn)品,就是針對不用應(yīng)用來滿足客戶需求的。

張波將這些特點(diǎn)總結(jié)為“平臺繁多、種類龐雜、種類眾多”,其也是非尺寸特色工藝的非常重要的優(yōu)勢。

那么問題來了,既然優(yōu)勢這么多,我國能做嗎?

機(jī)遇在哪?

是否“能做”這件事得從兩方面考慮,一方面是國際行情是否有空間,一方面是我國是否有這個實(shí)力。

前者,張波用了三張PPT表達(dá)的一目了然。

首先,從下圖的2017年功率半導(dǎo)體分立器件市場分布來看,該市場的前十大玩家占據(jù)了60.60%的市場份額,直接表明該領(lǐng)域并沒有壟斷企業(yè)。

其次,在模擬芯片市場中,2017年全球前十大模擬芯片廠商銷售了約330億美元,占據(jù)了接近61%的市場份額,依舊沒有壟斷企業(yè)的出現(xiàn)。

最后這張2018年的模擬芯片市場分布圖,騰出了更多的“其他”空間。

國際行情來看,特色工藝是一個種類眾多、應(yīng)用強(qiáng)相關(guān)、且無壟斷行業(yè)的存在,這些都是中國機(jī)遇。

再看我國國情。

“改革開放40年來,我國建立了門類齊全的現(xiàn)代工業(yè)體系,工業(yè)經(jīng)濟(jì)實(shí)力迅速壯大并躍升為世界第一制造大國,也是世界上唯一擁有完整制造業(yè)體系、產(chǎn)品和產(chǎn)業(yè)鏈的大國。世界銀行統(tǒng)計數(shù)據(jù)顯示,2017年中國制造業(yè)增加值為3.59億美元,占全世界的28.57%,是美國和德國制造業(yè)增加值的綜合,遙遙領(lǐng)先于世界其他國家?!睆埐ㄑ杆俜治隽酥袊圃鞓I(yè)現(xiàn)狀,認(rèn)為中國是當(dāng)之無愧的制造大國。

此外,下面這張圖也表明了中國是集成電路應(yīng)用大國,每年消耗的集成電路占比全球最大,預(yù)計2019年達(dá)到60.5%。

海關(guān)總署給出的數(shù)據(jù)也表明了我國是集成電路進(jìn)口大國(如下)。

雖然我們是進(jìn)口大國,但有個問題不容忽視。

“我們只看到了進(jìn)口數(shù)量多,但在看單價時,卻發(fā)現(xiàn)我們集成電路進(jìn)口單價不足1美金。在進(jìn)口名錄里,我們雖進(jìn)口了動輒上百、上千美金的CPU,不過還存在大量價格很低的芯片,比如工業(yè)控制MCU,電源管理電路等。其價格和工藝要求都不是很高,但此種特色工藝產(chǎn)品我們?nèi)栽谶M(jìn)口?!币陨戏N種,都是張波眼中的中國特色工藝的機(jī)遇:“如今國際環(huán)境復(fù)雜,國內(nèi)企業(yè)的信任度提高,我們看見了很大的國產(chǎn)替代空間?!?/p>

此時又有一個問題,機(jī)遇歸機(jī)遇,我們現(xiàn)有產(chǎn)業(yè)基礎(chǔ)是否能做呢?

我們能做嗎?能抓住機(jī)遇嗎?

能不能做這件事上,以我們現(xiàn)有的產(chǎn)業(yè)基礎(chǔ)來看,顯然是多慮了。

張波舉例表示:“華虹如今不光有12英寸廠,在堅持8英寸廠的同時,又在無錫建12英寸廠。華潤微電子也是在6英寸、8英寸的基礎(chǔ)上,開始謀劃12英寸。CEC在上海投資了359億元,來建設(shè)8英寸和12英寸廠。以前不一定把特色工藝放在眼里,如今都開始做了?!?/p>

不斷擴(kuò)產(chǎn)能的同時,我們也不必?fù)?dān)心產(chǎn)能過剩問題。正如張波所說:“無論哪家,年產(chǎn)能都沒有超過100萬片的。而臺積電2018年12英寸晶圓產(chǎn)能高達(dá)1200萬片,8英寸為1100萬片(比5年前增加了540萬片)?!奔悠饋硪膊灰姷泌s上臺積電,談何產(chǎn)能過剩?張波認(rèn)為:“只要做出產(chǎn)品,毛利率高,就是好產(chǎn)品?!?/p>

如今的缺貨行情,加上新能源汽車、5G的發(fā)展,給特色工藝帶來了很多機(jī)遇。

此時又有一個問題橫在我們面前——我國相關(guān)企業(yè)產(chǎn)品體系太單薄。

從模擬芯片排行榜來看,國際大廠特色工藝常常是IMD模式,將制造、設(shè)計再到應(yīng)用為一體化。我國基本都是代工廠、IC設(shè)計公司,很難去跟國際老牌企業(yè)的模式較量。此外,國際大廠歷史悠久、人才儲備扎實(shí),這些又成為我們撼動市場的難題。

張波堅信:“我們是市場大國,經(jīng)過幾代炎黃子孫的努力已經(jīng)擁有特色工藝產(chǎn)業(yè)基礎(chǔ),且在如今的政治生態(tài)下,都會是我們自主可控芯片給中國特色工藝的機(jī)遇?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5463

    文章

    12667

    瀏覽量

    375606
  • 中國芯
    +關(guān)注

    關(guān)注

    19

    文章

    281

    瀏覽量

    33963

原文標(biāo)題:“特色工藝”會是中國集成電路發(fā)展的機(jī)會嗎?

文章出處:【微信號:WW_CGQJS,微信公眾號:傳感器技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Cadence顧鑫與母校師生共話集成電路行業(yè)未來

    2026 年 4 月 6 日,在上海交通大學(xué)建校 130 周年校友返校日之際,由上海交通大學(xué)集成電路學(xué)院(信息與電子工程學(xué)院)校友會與上海交大集成電路行業(yè)校友會聯(lián)合主辦的“XIN 創(chuàng)未來 共譜華章——新一代信息技術(shù)下的產(chǎn)業(yè)協(xié)同和
    的頭像 發(fā)表于 04-14 15:32 ?204次閱讀

    微細(xì)加工工藝集成電路技術(shù)進(jìn)步途徑

    集成電路單元器件持續(xù)微小型化,是靠從微米到納米不斷創(chuàng)新的微細(xì)加工工藝技術(shù)實(shí)現(xiàn)的。
    的頭像 發(fā)表于 04-08 09:46 ?349次閱讀
    微細(xì)加工<b class='flag-5'>工藝</b><b class='flag-5'>集成電路</b>技術(shù)進(jìn)步途徑

    集成電路制造中薄膜生長工藝發(fā)展歷程和分類

    薄膜生長是集成電路制造的核心技術(shù),涵蓋PVD、CVD、ALD及外延等路徑。隨技術(shù)節(jié)點(diǎn)演進(jìn),工藝持續(xù)提升薄膜均勻性、純度與覆蓋能力,支撐銅互連、高k柵介質(zhì)及應(yīng)變器件發(fā)展。未來將聚焦低溫沉積、三維結(jié)構(gòu)適配與新材料
    的頭像 發(fā)表于 02-27 10:15 ?738次閱讀
    <b class='flag-5'>集成電路</b>制造中薄膜生長<b class='flag-5'>工藝</b>的<b class='flag-5'>發(fā)展</b>歷程和分類

    集成電路制造中常用濕法清洗和腐蝕工藝介紹

    集成電路濕法工藝是指在集成電路制造過程中,通過化學(xué)藥液對硅片表面進(jìn)行處理的一類關(guān)鍵技術(shù),主要包括濕法清洗、化學(xué)機(jī)械拋光、無應(yīng)力拋光和電鍍四大類。這些工藝貫穿于芯片制造的多個關(guān)鍵環(huán)節(jié),直
    的頭像 發(fā)表于 01-23 16:03 ?2210次閱讀
    <b class='flag-5'>集成電路</b>制造中常用濕法清洗和腐蝕<b class='flag-5'>工藝</b>介紹

    【「芯片設(shè)計基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--中國EDA的發(fā)展

    本篇學(xué)習(xí)了解中國EDA的發(fā)展歷程。一.萌芽階段 中國EDA的萌芽歲月(1978~1993),標(biāo)志性事件:桂林陽朔會議,確立了中國EDA事業(yè)正式起步。 “六五”期間相繼研發(fā)成功第一代
    發(fā)表于 01-20 23:22

    煥新啟航·品質(zhì)躍升 IICIE國際集成電路創(chuàng)新博覽會,構(gòu)建全球集成電路全產(chǎn)業(yè)鏈生態(tài)平臺

    為積極響應(yīng)國家集成電路創(chuàng)新發(fā)展戰(zhàn)略部署,加快推進(jìn)集成電路產(chǎn)業(yè)良性發(fā)展生態(tài),原“SEMI-e深圳國際半導(dǎo)體展暨集成電路產(chǎn)業(yè)創(chuàng)新展”正式升級為“
    的頭像 發(fā)表于 01-05 14:47 ?596次閱讀
    煥新啟航·品質(zhì)躍升 IICIE國際<b class='flag-5'>集成電路</b>創(chuàng)新博覽會,構(gòu)建全球<b class='flag-5'>集成電路</b>全產(chǎn)業(yè)鏈生態(tài)平臺

    華進(jìn)半導(dǎo)體榮登2025中國集成電路新銳企業(yè)50強(qiáng)榜單

    產(chǎn)業(yè)鏈關(guān)鍵環(huán)節(jié)的核心競爭力,成功斬獲榜單第二名,與新凱來、奕斯偉計算等行業(yè)標(biāo)桿企業(yè)共同領(lǐng)跑國內(nèi)集成電路創(chuàng)新陣營,彰顯了強(qiáng)勁的發(fā)展勢能與行業(yè)影響力。
    的頭像 發(fā)表于 11-20 16:36 ?1622次閱讀

    極海半導(dǎo)體亮相2025“中國芯”集成電路產(chǎn)業(yè)促進(jìn)大會

    以“芯生萬物,智算無界”為主題的2025“中國芯”集成電路產(chǎn)業(yè)促進(jìn)大會暨第二十屆“中國芯”優(yōu)秀產(chǎn)品征集結(jié)果發(fā)布儀式于2025年11月14日在橫琴粵澳深度合作區(qū)隆重舉行。本次大會匯聚了半導(dǎo)體產(chǎn)業(yè)的頂尖專家、學(xué)者與企業(yè)領(lǐng)袖,共同探討
    的頭像 發(fā)表于 11-18 09:27 ?1985次閱讀
    極海半導(dǎo)體亮相2025“<b class='flag-5'>中國</b>芯”<b class='flag-5'>集成電路</b>產(chǎn)業(yè)促進(jìn)大會

    集成電路制造中薄膜刻蝕的概念和工藝流程

    薄膜刻蝕與薄膜淀積是集成電路制造中功能相反的核心工藝:若將薄膜淀積視為 “加法工藝”(通過材料堆積形成薄膜),則薄膜刻蝕可稱為 “減法工藝”(通過材料去除實(shí)現(xiàn)圖形化)。通過這一 “減”
    的頭像 發(fā)表于 10-16 16:25 ?3634次閱讀
    <b class='flag-5'>集成電路</b>制造中薄膜刻蝕的概念和<b class='flag-5'>工藝</b>流程

    華進(jìn)半導(dǎo)體出席第十七屆集成電路封測產(chǎn)業(yè)鏈創(chuàng)新發(fā)展論壇

    近日,第十七屆集成電路封測產(chǎn)業(yè)鏈創(chuàng)新發(fā)展論壇暨長三角集成電路先進(jìn)封裝發(fā)展大會(CIPA 2025)在無錫盛大開幕。本次活動由華進(jìn)半導(dǎo)體全程參與組織承辦,活動分為上下兩個環(huán)節(jié),上午高峰論
    的頭像 發(fā)表于 09-15 14:01 ?1102次閱讀

    PDK在集成電路領(lǐng)域的定義、組成和作用

    PDK(Process Design Kit,工藝設(shè)計套件)是集成電路設(shè)計流程中的重要工具包,它為設(shè)計團(tuán)隊提供了與特定制造工藝節(jié)點(diǎn)相關(guān)的設(shè)計信息。PDK 是集成電路設(shè)計和制造之間的橋梁
    的頭像 發(fā)表于 09-08 09:56 ?3035次閱讀

    CMOS超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識

    本節(jié)將介紹 CMOS 超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識,重點(diǎn)將放在工藝流程的概要和不同工藝步驟對器件及電路性能的影響上。
    的頭像 發(fā)表于 06-04 15:01 ?2966次閱讀
    CMOS超大規(guī)模<b class='flag-5'>集成電路</b>制造<b class='flag-5'>工藝</b>流程的基礎(chǔ)知識

    電機(jī)驅(qū)動與控制專用集成電路及應(yīng)用

    的功率驅(qū)動部分。前級控制電路容易實(shí)現(xiàn)集成,通常是模擬數(shù)字混合集成電路。對于小功率系統(tǒng),末級驅(qū)動電路也已集成化,稱之為功率
    發(fā)表于 04-24 21:30

    中國集成電路大全 接口集成電路

    資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內(nèi)第一次比較系統(tǒng)地介紹國產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識的書籍。全書共有總表、正文和附錄三部分內(nèi)容??偙聿糠至杏?/div>
    發(fā)表于 04-21 16:33