chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

DDR4設計規(guī)則及DDR4的PCB布線指南

PCB線路板打樣 ? 來源:LONG ? 2019-07-26 14:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

美國海軍使用字母名稱對船體類型進行分類。例如,海軍使用BB作為戰(zhàn)艦的名稱和驅(qū)逐艦的DD。在20世紀50年代早期 - 冷戰(zhàn)開始后不久 - 海軍為第一艘具有特殊雷達通信系統(tǒng)的驅(qū)逐艦雷達糾察艦提供裝備。 DDR有額外的雷達天線并作為預警裝置。

在存儲設備領域,“DDR”這一名稱對通信系統(tǒng),時鐘,個人電腦,智能手機,平板電腦和服務器。 DDR存儲設備不再提供有關潛在敵方力量的早期預警,而是在電路板數(shù)據(jù)傳輸,功耗和依賴內(nèi)存的技術方面不斷改變我們對性能的看法。

DDR4值得特別關注

2014年,推出了第四代DDR內(nèi)存(DDR4),降低了功耗,提高了數(shù)據(jù)傳輸速度和更高的芯片密度。 DDR4內(nèi)存還具有改進的數(shù)據(jù)完整性,增加了對寫入數(shù)據(jù)的循環(huán)冗余檢查和片上奇偶校驗檢測。

在速度,性能和帶寬方面有顯著改進,DDR4內(nèi)存值得特別關注。要了解DDR3和DDR4設備之間的區(qū)別,想象一下將當前的四門家用轎車換成獨一無二的超級跑車。就像超級跑車以更高的速度運行并需要不同的空氣動力學一樣,DDR4提供了強大的信號完整性并且涉及高數(shù)據(jù)速率。

在查看設計時,我們可以將超級跑車類比更進一步。與家用轎車相比,超級跑車需要更先進的空氣動力學和碳纖維復合材料,用于車身和部件。同樣,圍繞DDR4內(nèi)存構建的PCB設計需要與標準PCB不同的布線方法。

如果沒有專門的布線方法和對DDR4特定設計規(guī)則的關注,從發(fā)送器到接收器的信號質(zhì)量會受到影響。從PCB布局的角度來看,如何處理DDR4專用設計?最好采用哪些規(guī)則來確保您的設備按照預期的數(shù)據(jù)運行?

DDR4設計規(guī)則

在使用時,時間可以是一切敏感信號和時鐘技術。通過遵循DDR4路由和PCB設計的示例性指導原則,確保您的電路板能夠有效地管理其數(shù)據(jù)。否則,您可能會遇到設計滯后,或遇到EMI和其他信號破壞性漏洞的重復問題。

您需要記住,數(shù)據(jù)速率范圍從1.6Gbps到3.2Gbps,大 - 縮小扇出,更高的邊沿速率需要特定的技術來維持信號完整性所需的最小誤碼率。例如,缺乏對設計規(guī)則的關注可能導致從一個信號到下一個信號的電容和電感耦合。隨著這種耦合的增加,串擾變得越來越麻煩。

為了減少電容耦合的機會,您可以從設計中移除所有未使用的通孔焊盤。終端電壓(VTT)與地之間的去耦電容將使電感耦合最小化。 VTT為存儲器供電,與輸入/輸出電壓(VIO)和核心電壓(VCORE)分開。

< p> 基于時鐘和時鐘的接口在信號和數(shù)據(jù)傳輸技術中猖獗

不同DDR4拓撲的路由計劃

DDR4 SDRAM采用翻蓋拓撲或fly-by拓撲結(jié)構。兩種拓撲都有優(yōu)點和缺點。翻蓋拓撲使用較少的電路板空間和兩層,但需要復雜的布線方案。擁擠存儲器設備下的頂層和底層之間的路由可能會導致路由擁塞和更長的存根走線。

相比之下,fly-by拓撲允許輕松路由并提供最佳信號完整性。然而,具有一層直插式存儲器設備的飛越拓撲需要更多空間。最終,決定哪種選項最適合您的布局取決于您的設備需求。

在為PCB設計設置布線時,始終在同一層上布置相同的網(wǎng)絡組。使用45°角而不是90°角,避免使用T型接頭來處理關鍵的網(wǎng)絡和時鐘。不要將距離超過0.025英寸的存儲器信號路由到PCI或系統(tǒng)時鐘,并確保您的布線距離參考平面至少30密耳,并使邊緣無效。此外,保持系統(tǒng)復位信號與其他信號之間的距離。

間距和長度問題

DDR4 SDRAM需要更短的路徑和正確的間距以獲得最佳效果時序和最佳信號完整性。始終避免將兩個信號層彼此相鄰布線,并將信號線布置在實心參考平面上。在構建路由規(guī)劃時,請避免在空隙或參考平面分裂上路由信號線。

與存儲器接口相關的任何信號都應在相應的GND或電源層之間路由。在同一層上的給定字節(jié)通道組內(nèi)路由DQ,DQS和DM信號,以減少或消除層到層的傳輸速度差異。由于時鐘信號必須具有比DQS信號更長的傳播延遲,因此時鐘信號跟蹤的長度必須長于DIMM的最長DQS跟蹤。差分時鐘線具有更高的抗噪聲能力以及對信號完整性的其他負面影響。

強大的路由軟件將幫助您確保任何信號密集型設計都能順利運行

要計劃布局中軌跡之間的間距,您可以使用到特定軌跡的最近返回路徑的垂直距離作為因子。實踐涉及使用“H”來表示因子。將該長度乘以5,以找到兩個時鐘對或時鐘對之間的最小間距。請記住,地址/命令/控制和DQ/DQS/DM走線在走線之間至少需要3H。

為簡化問題,您可以輕松模擬AltiumDesigner?中的信號完整性,以進行設計捕獲和電路板布局PCB設計過程的各個階段。模擬器計算走線的特征阻抗,并將該信息與I/O緩沖器宏模型信息一起用作輸入。

Altium還可以幫助您定義走線的走線寬度和厚度。路由寬度設計規(guī)則中的特征阻抗驅(qū)動寬度選項。對于具有易失性存儲器,非易失性存儲器,時序和時鐘依賴性或差分對的電路板,PCB布局從未如此簡單。使用PCB設計軟件可以為您準確有效地完成工作。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4415

    文章

    23950

    瀏覽量

    425977
  • 封裝
    +關注

    關注

    128

    文章

    9314

    瀏覽量

    149015
  • PCB布線
    +關注

    關注

    22

    文章

    473

    瀏覽量

    43646
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44703
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    DDR4價格瘋漲!現(xiàn)貨市場狂飆!

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)前段時間,三星、SK海力士、美光等DRAM大廠已計劃陸續(xù)退出部分DDR4市場,將產(chǎn)能轉(zhuǎn)向DDR5、LPDDR5和HBM。由此引發(fā)DDR4供應鏈波動,同時在供給不足的擔憂
    的頭像 發(fā)表于 06-19 00:54 ?1.1w次閱讀
    <b class='flag-5'>DDR4</b>價格瘋漲!現(xiàn)貨市場狂飆!

    X3D續(xù)命,棘蛇再推高端新品,DDR4時代真的結(jié)束了嗎?

    過去幾年,隨著DDR5內(nèi)存逐漸普及,新平臺也相繼退出對前代內(nèi)存的支持,“DDR4時代已經(jīng)結(jié)束”成為了主流聲音。但站在2026年這個節(jié)點,我們看到的卻是另一番景象:DDR4不僅沒有謝幕,反而在市場的倒
    的頭像 發(fā)表于 04-17 08:58 ?176次閱讀

    IDT 4MX0121V:DDR3/DDR4 NVDIMM的理想開關/多路復用器

    IDT 4MX0121V:DDR3/DDR4 NVDIMM的理想開關/多路復用器 在電子工程領域,DDR3和DDR4 NVDIMM(非易失性
    的頭像 發(fā)表于 04-12 09:15 ?389次閱讀

    使用DDR4時鐘架構

    使用DDR4這個IP核時,時鐘如何架構十分關鍵,DDR4 IP對時鐘有特殊的要求,可以是差分時鐘也可以是No buffer的單端時鐘,在IP核的配置界面可以配置。如果選擇的是差分時鐘,可以直接與硬件
    的頭像 發(fā)表于 04-10 13:59 ?162次閱讀
    使用<b class='flag-5'>DDR4</b>時鐘架構

    64GB 288 - Pin DDR4 RDIMM詳細介紹

    64GB 288 - Pin DDR4 RDIMM詳細介紹 在當今高速發(fā)展的電子科技領域,內(nèi)存模塊的性能和容量對系統(tǒng)的運行起著至關重要的作用。今天,我們就來深入探討一下Micron的64GB
    的頭像 發(fā)表于 04-08 15:30 ?170次閱讀

    32GB (x72, ECC, DR) 288 - Pin DDR4 RDIMM:技術剖析與設計考量

    32GB (x72, ECC, DR) 288 - Pin DDR4 RDIMM:技術剖析與設計考量 在當今數(shù)字化時代,內(nèi)存技術的發(fā)展日新月異,DDR4內(nèi)存模塊憑借其高速、高效的特性,成為眾多
    的頭像 發(fā)表于 04-08 15:30 ?162次閱讀

    rk3562ddr4設計資料圖

    這是瑞芯微rk3562主控DDR4設計參考圖。
    發(fā)表于 03-25 17:40 ?0次下載

    深度解析:DDR4、DDR5 與 LPDDR6 內(nèi)存的驗證要點與挑戰(zhàn)

    DDR4 仍被廣泛采用,因其在成本、成熟度與可靠性之間取得良好平衡。典型工作電壓為 1.2 V,數(shù)據(jù)速率最高可達 3200 MT/s。1 DDR5 已成為新設計的主流標準,數(shù)據(jù)速率最高可達 6400
    的頭像 發(fā)表于 03-06 14:47 ?354次閱讀
    深度解析:<b class='flag-5'>DDR4</b>、<b class='flag-5'>DDR</b>5 與 LPDDR6 內(nèi)存的驗證要點與挑戰(zhàn)

    利基型DRAM供需錯配,DDR4 8Gb接受度高,加速轉(zhuǎn)進DDR5/LPDDR5

    (作者:黃晶晶)日前,華邦電子DDR4 8Gb 產(chǎn)品已自今年第一季會開始出貨,首波應用以電視、網(wǎng)通與嵌入式系統(tǒng)為主。在供給偏緊環(huán)境下,客戶對新規(guī)格接受度高,產(chǎn)品線結(jié)構已較過去明顯改善,后續(xù)出貨比重將
    的頭像 發(fā)表于 01-27 16:23 ?5838次閱讀
    利基型DRAM供需錯配,<b class='flag-5'>DDR4</b> 8Gb接受度高,加速轉(zhuǎn)進<b class='flag-5'>DDR</b>5/LPDDR5

    N34C04 EEPROM:DDR4 DIMM的理想SPD解決方案

    在電子設計領域,對于DDR4 DIMM的設計,EEPROM的選擇至關重要。N34C04作為一款專門為DDR4 DIMM設計的EEPROM Serial 4 - Kb器件,實現(xiàn)了JEDEC
    的頭像 發(fā)表于 11-27 14:42 ?781次閱讀
    N34C04 EEPROM:<b class='flag-5'>DDR4</b> DIMM的理想SPD解決方案

    三星正式啟動DDR4模組停產(chǎn)倒計時,PC廠商加速轉(zhuǎn)向DDR5,供應鏈掀搶貨潮

    三星近期已向全球 OEM 客戶發(fā)出正式函件,明確旗下 DDR4 模組將于 2025 年底進入產(chǎn)品壽命結(jié)束(EOL)階段,最后訂購日期定于 6 月上旬,最后出貨日期則為 12 月 10 日。此次停產(chǎn)
    的頭像 發(fā)表于 10-14 17:11 ?1711次閱讀

    ?TPS65295 DDR4內(nèi)存電源解決方案技術文檔總結(jié)

    TPS65295器件以最低的總成本和最小的空間為 DDR4 內(nèi)存系統(tǒng)提供完整的電源解決方案。它符合 DDR4 上電和斷電序列要求的 JEDEC 標準。該TPS65295集成了兩個同步降壓轉(zhuǎn)換器
    的頭像 發(fā)表于 09-09 14:16 ?2117次閱讀
    ?TPS65295 <b class='flag-5'>DDR4</b>內(nèi)存電源解決方案技術文檔總結(jié)

    漲價!部分DDR4DDR5價差已達一倍!

    電子發(fā)燒友網(wǎng)綜合報道,TrendForce報告顯示,6月初,DDR4DDR5芯片在現(xiàn)貨市場上的價格已基本持平,有些DDR4芯片的價格甚至高于DDR5芯片,呈現(xiàn)“價格倒掛”現(xiàn)象。
    的頭像 發(fā)表于 06-27 00:27 ?5396次閱讀

    看點:三星DDR4內(nèi)存漲價20% 華為與優(yōu)必選全面合作具身智能

    給大家?guī)硪恍I(yè)界資訊: 三星DDR4內(nèi)存漲價20%? 存儲器價格跌勢結(jié)束,在2025年一季度和第二季度,價格開始企穩(wěn)反彈。 據(jù)TrendForce報道稱,三星公司DDR4內(nèi)存開始漲價,在本月
    的頭像 發(fā)表于 05-13 15:20 ?1524次閱讀

    DDR4漲價20%,DDR5上調(diào)5%!

    最新消息,三星電子本月初與主要客戶就提高DRAM芯片售價達成一致。DDR4 DRAM價格平均上漲兩位數(shù)百分比;DDR5價格上漲個位數(shù)百分比。據(jù)稱 DDR4 上調(diào) 20%,DDR5 上調(diào)
    的頭像 發(fā)表于 05-13 01:09 ?7760次閱讀