chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>控制/MCU> 基于DSP與FPGA的藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于DSP與FPGA的藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

12下一頁(yè)全文
收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

基于FPGA數(shù)據(jù)采集控制模塊設(shè)計(jì)

基于FPGA數(shù)據(jù)采集控制模塊設(shè)計(jì)  0 引 言   數(shù)據(jù)采集和控制系統(tǒng)是對(duì)生產(chǎn)過(guò)程或科學(xué)實(shí)驗(yàn)中各種物理量進(jìn)行實(shí)時(shí)采集、測(cè)試和反饋控制的
2010-02-08 10:00:281809

DSP+FPGA電機(jī)控制系統(tǒng)

使用XINTF總線(xiàn)進(jìn)行通訊進(jìn)行數(shù)據(jù)傳輸,DSP,FPGAIO全部引出 這樣就可以很容易的將主控板融入到嵌入式系統(tǒng)中,需要什么外設(shè)可以直接裝在主控板上,可以用來(lái)控制電機(jī),可以用來(lái)做數(shù)據(jù)采集系統(tǒng)。將外部
2016-07-18 16:59:22

DSP28335+FPGA+AD7606數(shù)據(jù)采集系統(tǒng)

DSP28335+FPGA+AD7606的數(shù)據(jù)采集系統(tǒng)DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA的Cyclone3 的 EP3C5E144C8N在設(shè)計(jì)的過(guò)程中遇到
2016-07-18 16:53:28

DSP28335+FPGA+AD7606數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

DSP28335+FPGA+AD7606的數(shù)據(jù)采集系統(tǒng)DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA的Cyclone3 的 EP3C5E144C8N在設(shè)計(jì)的過(guò)程中遇到
2016-07-18 17:13:01

DSPFPGA的高速數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計(jì)

DSPFPGA的高速數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計(jì),大家可以看看
2015-04-03 21:23:48

DMA控制器在DSP數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

 基于DSP5509 的數(shù)據(jù)采集系統(tǒng)系統(tǒng)采用了DSP + FPGA 的雙核結(jié)構(gòu),由CMOS 感光芯片OV7620 采集圖像,得到數(shù)據(jù)源, FPGA 作為輔助處理器,控制部分外圍器件并協(xié)助采集數(shù)據(jù)
2009-04-28 10:47:02

【TL6748 DSP申請(qǐng)】數(shù)據(jù)采集系統(tǒng)

申請(qǐng)理由:我是一名在讀研究生,目前在做數(shù)據(jù)采集系統(tǒng),采用的是STM32,做成之后感覺(jué)系統(tǒng)不是很穩(wěn)定,精度也不高,后來(lái)查了資料,原來(lái)DSP更適合做信號(hào)處理分析這一類(lèi)別,所以申請(qǐng)一下。項(xiàng)目描述
2015-09-10 11:18:52

【TL6748 DSP申請(qǐng)】基于DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

申請(qǐng)理由:使用TI的片子感覺(jué)不錯(cuò),CCS的例程很豐富,自己有一塊C2000的板子,但是是最小系統(tǒng),想做一個(gè)數(shù)據(jù)采集系統(tǒng),需要一塊好的開(kāi)發(fā)板做研發(fā)。項(xiàng)目描述:設(shè)計(jì)基于DSP的高速數(shù)據(jù)采集系統(tǒng)嗎,打算采用C6000的FIFO解決DSP芯片與A/D工作速率不匹配的問(wèn)題,有效避免數(shù)據(jù)丟失
2015-10-29 14:13:45

【TL6748 DSP申請(qǐng)】基于dspfpga的高速數(shù)據(jù)采集系統(tǒng)

TMS320C6748的使用,了解其新特性。2、學(xué)習(xí)利用dsp實(shí)現(xiàn)一些高級(jí)濾波算法。3、將dspfpga結(jié)合實(shí)現(xiàn)高速數(shù)據(jù)采集。4、分享5篇左右的開(kāi)發(fā)板使用心得。
2015-10-09 15:10:00

一種基于FPGADSP的高速數(shù)據(jù)采集設(shè)計(jì)方案介紹

對(duì)數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實(shí)時(shí)性。對(duì)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì),有以下3種方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號(hào)處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27

基于DSP和現(xiàn)場(chǎng)總線(xiàn)的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于DSP和現(xiàn)場(chǎng)總線(xiàn)的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)在電力系統(tǒng)的生產(chǎn)過(guò)程中,生產(chǎn)運(yùn)行部門(mén)通常有兩方面的考慮:一方面盡量提高設(shè)備與線(xiàn)路的利用率,實(shí)現(xiàn)系統(tǒng)的經(jīng)濟(jì)性;同時(shí)保證電力系統(tǒng)的安全、可靠運(yùn)行,提供高質(zhì)量的電能
2009-12-08 10:28:19

基于FPGA+DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA+DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2012-06-27 17:23:53

基于FPGADSP 數(shù)據(jù)采集分析系統(tǒng)設(shè)計(jì)

基于FPGADSP 數(shù)據(jù)采集分析系統(tǒng)設(shè)計(jì)
2012-08-20 15:35:41

基于FPGA+AD7609的數(shù)據(jù)采集系統(tǒng)實(shí)現(xiàn)

。為了實(shí)現(xiàn)高速、連續(xù)采樣的數(shù)據(jù)采集系統(tǒng),本文介紹了一種基于 FPGA +AD7609的數(shù)據(jù)采集系統(tǒng)的構(gòu)成及技術(shù)實(shí)現(xiàn)。采用 FPGA 作為主模塊,AD7609為數(shù)據(jù)采集模塊,并設(shè)計(jì)了硬件實(shí)現(xiàn)電路。實(shí)驗(yàn)測(cè)試
2018-08-09 14:28:00

基于FPGA與SRAM數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

24期摘  要:傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)大都是由ARM+DSP實(shí)現(xiàn)的,雖然DSP的優(yōu)勢(shì)在于數(shù)據(jù)處理,但是隨著FPGA技術(shù)的發(fā)展,很多FPGA已經(jīng)可以取代DSP的作用了。尤其是在高速實(shí)時(shí)的數(shù)據(jù)采集領(lǐng)域,采集
2018-05-09 12:09:43

基于FPGA數(shù)據(jù)采集系統(tǒng)

基于FPGA數(shù)據(jù)采集系統(tǒng)IEE ...  介紹了數(shù)據(jù)采集系統(tǒng)中以FPGA為處理核心、采用TI公司接口芯片的IEEE1394接口設(shè)計(jì),給出了系統(tǒng)硬件設(shè)計(jì)和FPGA邏輯設(shè)計(jì),討論了IEEE1394總線(xiàn)
2012-08-11 15:43:47

基于FPGA數(shù)據(jù)采集存儲(chǔ)系統(tǒng)

設(shè)計(jì)高溫環(huán)境下(最高120°)基于FPGA數(shù)據(jù)采集存儲(chǔ)系統(tǒng),就是通過(guò)傳感器采集數(shù)據(jù),通過(guò)FPGA來(lái)控制,把數(shù)據(jù)存儲(chǔ)到存儲(chǔ)芯片上,回頭可以通過(guò)接口讀取數(shù)據(jù)顯示在計(jì)算機(jī)上,求大師給我指導(dǎo),我急需整個(gè)系統(tǒng)的protel原理圖,請(qǐng)各位幫忙,我將感激不盡。最好有附件畫(huà)出整個(gè)原理圖,謝謝!
2012-10-29 21:37:12

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)該怎么設(shè)計(jì)?

目前,在數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計(jì)方案中,有采用通用單片機(jī)和USB相結(jié)合的方案,也有采用DSP和USB相結(jié)合的方案,前者雖然硬件成本低,但是時(shí)鐘頻率較低,難以滿(mǎn)足數(shù)據(jù)采集系統(tǒng)對(duì)速度要求;后者雖然可以實(shí)現(xiàn)
2019-09-05 07:22:57

基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2012-08-20 20:00:14

基于ARM 的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)

不能時(shí)刻停留的地方偶爾采集一些現(xiàn)場(chǎng)數(shù)據(jù),因而不但需 要花費(fèi)大量的人力、物力和財(cái)力進(jìn)行設(shè)備的維護(hù),同時(shí)給采集帶來(lái)很多不必要的麻煩。為了解決上述問(wèn)題,本文提出了一種基于ARM 的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)。采用
2021-10-26 06:30:00

基于ARM的藍(lán)牙數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

哪位大神可以指導(dǎo)一下基于ARM的藍(lán)牙數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)的電路圖與代碼??梢运搅?/div>
2016-04-02 23:08:21

基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)

基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)
2015-03-26 17:41:52

基于labview與dsp串口的數(shù)據(jù)采集系統(tǒng)

本帖最后由 eehome 于 2013-1-5 10:11 編輯 基于labview與dsp串口的數(shù)據(jù)采集系統(tǒng)
2012-05-10 15:28:18

如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?

高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?FPGA在高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37

如何設(shè)計(jì)基于FPGA數(shù)據(jù)采集控制模塊?

數(shù)據(jù)采集和控制系統(tǒng)是對(duì)生產(chǎn)過(guò)程或科學(xué)實(shí)驗(yàn)中各種物理量進(jìn)行實(shí)時(shí)采集、測(cè)試和反饋控制的閉環(huán)控制,它在工業(yè)控制、軍事電子設(shè)備、醫(yī)學(xué)監(jiān)護(hù)等許多領(lǐng)域發(fā)揮著重要作用。其中,數(shù)據(jù)采集部分尤為重要,而傳統(tǒng)的數(shù)據(jù)采集
2019-11-05 07:25:07

求基于FPGA數(shù)據(jù)采集系統(tǒng)資料

我正在學(xué)習(xí)基于FPGA數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì),請(qǐng)各位大神提供些有關(guān)這方面的資料,最好是Verilog HDL代碼!謝謝!
2015-07-16 09:23:32

求基于XILINX的FPGA數(shù)據(jù)采集系統(tǒng)

`求基于XILINX的FPGA數(shù)據(jù)采集系統(tǒng),感激不盡!`
2015-06-29 22:13:07

討論如何利用FPGA設(shè)計(jì)圖像數(shù)據(jù)采集傳輸系統(tǒng)?

綜合考慮到圖像采集系統(tǒng)所要求的實(shí)時(shí)性,可靠性,以及FPGA在數(shù)字電路的設(shè)計(jì)中的優(yōu)勢(shì),為此本文討論如何利用FPGA設(shè)計(jì)基于LVDS的圖像數(shù)據(jù)采集傳輸系統(tǒng)?
2021-04-08 06:48:28

基于DSP和以太網(wǎng)的數(shù)據(jù)采集處理系統(tǒng)

介紹一種基于DSP和以太網(wǎng)的數(shù)據(jù)采集處理系統(tǒng)。論述數(shù)據(jù)采集處理系統(tǒng)中的以太網(wǎng)應(yīng)用,分析系統(tǒng)的硬件設(shè)計(jì)方案,提出基于實(shí)時(shí)操作系統(tǒng)DSP/BIOS 進(jìn)行軟件設(shè)計(jì)的思路和實(shí)現(xiàn)方法。
2009-04-16 09:56:4524

基于DSP和CAN總線(xiàn)的機(jī)車(chē)故障數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于DSP和CAN總線(xiàn)的機(jī)車(chē)故障數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2009-05-08 17:19:0116

基于DSP 和以太網(wǎng)的數(shù)據(jù)采集處理系統(tǒng)

介紹一種基于DSP和以太網(wǎng)的數(shù)據(jù)采集處理系統(tǒng)。論述數(shù)據(jù)采集處理系統(tǒng)中的以太網(wǎng)應(yīng)用,分析系統(tǒng)的硬件設(shè)計(jì)方案,提出基于實(shí)時(shí)操作系統(tǒng)DSP/BIOS 進(jìn)行軟件設(shè)計(jì)的思路和實(shí)現(xiàn)方法。
2009-05-15 14:19:1923

基于LABVIEW與DSP串口的數(shù)據(jù)采集系統(tǒng)

介紹一種利用TMS320F240數(shù)字處理芯片(DSP)集成的片內(nèi)A/D轉(zhuǎn)換器實(shí)現(xiàn)數(shù)據(jù)采集,LABVIEW作為開(kāi)發(fā)平臺(tái),兩者之間通過(guò)串口實(shí)現(xiàn)數(shù)據(jù)通訊的數(shù)據(jù)采集系統(tǒng),詳細(xì)介紹了軟、硬件設(shè)計(jì)方案。
2009-07-31 08:26:42489

基于FPGA的高速連續(xù)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

本文提出了一種用于雷達(dá)回波信號(hào)采集的高速數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)了對(duì)數(shù)十兆赫的回波信號(hào)進(jìn)行連續(xù)的采樣和存儲(chǔ)。系統(tǒng)通過(guò)FPGA控制數(shù)據(jù)連續(xù)采集、緩沖,通過(guò)PCI9056將緩沖區(qū)
2009-08-15 11:45:5323

一種基于FPGADSP的高性能PCI數(shù)據(jù)采集處理卡設(shè)計(jì)

本文介紹一種基于FPGADSP 的高性能PCI 數(shù)據(jù)采集處理卡的電路原理設(shè)計(jì)和PCI接口軟件設(shè)計(jì)。該數(shù)據(jù)采集處理卡主要采用TI 公司的TMS320C6416 數(shù)字信號(hào)處理器和XILINX公司VIRTEX2 系列的
2009-08-24 10:55:3234

基于CAN總線(xiàn)和DSP的雙層數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

介紹了CAN 總線(xiàn)在航天領(lǐng)域的應(yīng)用狀況,在對(duì)CAN 總線(xiàn)技術(shù)和DSP 芯片功能研究的基礎(chǔ)上,設(shè)計(jì)了基于CAN 總線(xiàn)和DSP 的雙層數(shù)據(jù)采集系統(tǒng),本數(shù)據(jù)采集系統(tǒng)對(duì)于CAN 總線(xiàn)技術(shù)在航天領(lǐng)域
2009-09-26 09:11:3923

基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

本文提出了一種基于ARM 的藍(lán)牙無(wú)線(xiàn)數(shù)據(jù)采集系統(tǒng)。結(jié)合嵌入式技術(shù)與藍(lán)牙技術(shù)的優(yōu)勢(shì),解決了傳統(tǒng)工業(yè)現(xiàn)場(chǎng)數(shù)據(jù)采集系統(tǒng)中無(wú)法同時(shí)滿(mǎn)足低功耗、低價(jià)格與高性能,并受到電纜布
2010-01-20 14:12:3369

Matlab和VC混合編程的DSP數(shù)據(jù)采集系統(tǒng)

設(shè)計(jì)了基于Matlab 和VC 混合編程的DSP 數(shù)據(jù)采集系統(tǒng),實(shí)現(xiàn)了在Matlab 平臺(tái)上控制和操作DSP 目標(biāo)板進(jìn)行數(shù)據(jù)采集,并把采集數(shù)據(jù)上傳到Matlab 平臺(tái)進(jìn)行實(shí)時(shí)分析處理和圖形顯示,然
2010-01-25 14:43:1350

基于DSP的線(xiàn)列陣流噪聲數(shù)據(jù)采集系統(tǒng)

基于DSP的線(xiàn)列陣流噪聲數(shù)據(jù)采集系統(tǒng),針對(duì)拖曳線(xiàn)列陣聲吶的特點(diǎn),為了能測(cè)試到對(duì)其性能影響最大的流噪聲,采用先進(jìn)的DSP+CPLD結(jié)構(gòu),實(shí)現(xiàn)對(duì)多通道聲吶信號(hào)的檢測(cè)并對(duì)其分時(shí)采樣,然后
2010-07-21 17:11:4918

數(shù)據(jù)采集

        數(shù)據(jù)采集儀F9164-DZ200產(chǎn)品是集傳統(tǒng)數(shù)據(jù)采集器與3G/4G/5G、以太網(wǎng)、LoRa、藍(lán)牙、GNSS等多種通信功能與一體
2024-03-27 14:33:28

基于FPGA的多通道同步數(shù)據(jù)采集存儲(chǔ)系統(tǒng)

設(shè)計(jì)一種基于FPGA的多通道同步數(shù)據(jù)采集存儲(chǔ)系統(tǒng),分為多通道同步數(shù)據(jù)采集模塊和數(shù)據(jù)存儲(chǔ)模塊。系統(tǒng)設(shè)計(jì)采用多通道數(shù)據(jù)的同步實(shí)時(shí)采集以及壞塊檢測(cè)技術(shù)。多通道同步數(shù)據(jù)采集
2010-12-27 15:31:3370

銀河數(shù)據(jù)采集分析系統(tǒng)

 銀河數(shù)據(jù)采集分析系統(tǒng)——軟件介紹      數(shù)據(jù)采集系統(tǒng)主要是通過(guò)以太網(wǎng)對(duì)WP4000變頻功率分析儀、DP1000直流功率表、VFE2000數(shù)據(jù)采集儀、EV
2024-10-08 13:33:21

采用FPGA的高速數(shù)據(jù)采集系統(tǒng)

采用FPGA的高速數(shù)據(jù)采集系統(tǒng) 隨著科學(xué)技術(shù)的發(fā)展,數(shù)據(jù)采集技術(shù)進(jìn)入到越來(lái)越多的領(lǐng)域。目前,已廣泛應(yīng)用于通信,圖像處理,軍事應(yīng)用,消費(fèi)電子,智能控制等方面
2009-04-20 11:03:132320

基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 近年來(lái)筆記本電腦迅速普及和更新,其中大部分已經(jīng)
2009-04-22 19:56:151960

基于A/D和DSP的高速數(shù)據(jù)采集技術(shù)

基于A/D和DSP的高速數(shù)據(jù)采集技術(shù) 中頻信號(hào)分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對(duì)這兩路信號(hào)進(jìn)行采集。對(duì)于兩路數(shù)據(jù)采集電路,A/
2009-10-17 10:17:411546

基于DSP和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于DSP和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)  1 引言   數(shù)據(jù)采集系統(tǒng)是通信與信息技術(shù)領(lǐng)域中重要的功能模塊,應(yīng)用廣泛。
2009-12-21 17:07:151165

基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 0 引 言    傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過(guò)PCI總線(xiàn)完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;
2010-01-27 09:35:01792

基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 摘要:本文提出了一種基于ARM的藍(lán)牙無(wú)線(xiàn)數(shù)據(jù)采集系統(tǒng)。結(jié)合嵌入式技術(shù)與藍(lán)牙技術(shù)的優(yōu)勢(shì),解決了傳統(tǒng)工業(yè)現(xiàn)場(chǎng)數(shù)據(jù)采集系統(tǒng)
2010-02-02 11:27:031375

利用DSP和USB的三維感應(yīng)測(cè)井數(shù)據(jù)采集系統(tǒng)

利用DSP和USB的三維感應(yīng)測(cè)井數(shù)據(jù)采集系統(tǒng) 數(shù)據(jù)采集DSP最基本的應(yīng)用領(lǐng)域,本文設(shè)計(jì)的數(shù)據(jù)采集系統(tǒng)利用TI公司的TMS320F2812 DSP芯片。該芯片的主要特點(diǎn)有:150 MI/s(百萬(wàn)
2010-03-04 10:10:44960

FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用

FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用 概 述在高速數(shù)據(jù)采集方面,FPGA有單片機(jī)和DSP無(wú)法比擬的優(yōu)勢(shì)。FPGA的時(shí)鐘頻率高,內(nèi)部時(shí)延小,全部控制邏輯都可由硬
2010-03-30 10:51:151179

一種基于DSPFPGA的多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

摘要:為準(zhǔn)確地分析工業(yè)生產(chǎn)中的各種數(shù)據(jù)參數(shù),結(jié)合高速DSPFPGA的特點(diǎn),設(shè)計(jì)一套數(shù)據(jù)采集系統(tǒng),應(yīng)用FPGA的內(nèi)部邏輯實(shí)現(xiàn)時(shí)序控制,以DSP作為采集系統(tǒng)的核心,對(duì)采集到的數(shù)據(jù)進(jìn)行濾波等處理,并將處理后的結(jié)果通過(guò)USB口傳輸?shù)接?jì)算機(jī)。設(shè)計(jì)中還采用ADC0809模數(shù)轉(zhuǎn)換
2011-02-27 23:04:0096

基于DSP的PCI總線(xiàn)數(shù)據(jù)采集系統(tǒng)的研究

摘要:隨著數(shù)字信號(hào)處理技術(shù)和計(jì)算機(jī)技術(shù)的不斷發(fā)展,基于DSP的PCI總線(xiàn)數(shù)據(jù)采集系統(tǒng)將會(huì)得到越來(lái)越廣泛的應(yīng)用。以實(shí)際開(kāi)發(fā)的系統(tǒng)為背景,詳細(xì)論述了基于DSP的PCI總線(xiàn)結(jié)構(gòu)的數(shù)據(jù)采集系統(tǒng)硬件及軟件設(shè)計(jì)方案和實(shí)現(xiàn)方法。 關(guān)鍵詞:DSP;PCI總線(xiàn);驅(qū)動(dòng)模型;數(shù)字
2011-02-28 00:36:31119

基于DSP的ECT高速數(shù)據(jù)采集系統(tǒng)

摘要:在介紹電容層析成像系統(tǒng)組成原理的基礎(chǔ)上,重新構(gòu)建了一套數(shù)字化的數(shù)據(jù)采集系統(tǒng),它具有較高的采集速度和分辨率真,著重分析了FPGA控制A/D采集DSP響應(yīng)中斷進(jìn)行DMA傳輸?shù)挠嘘P(guān)問(wèn)題。 關(guān)鍵詞:DSP DMA 中斷服務(wù)程序 ECT
2011-02-28 12:36:4450

FPGA+DSP的紅外圖像數(shù)據(jù)采集與顯示

摘要:在FPGA+DSP構(gòu)建的便件平臺(tái)上,以鏈路口(LINKPORT)通信協(xié)議為根據(jù),實(shí)現(xiàn)紅外圖像數(shù)據(jù)采集與顯示。重點(diǎn)描述紅外圖像數(shù)據(jù)采集與經(jīng)過(guò)LINKPORT傳入DSP,圖像壓縮與經(jīng)過(guò)LINKPORT傳出DSP以及圖像數(shù)據(jù)緩存與顯示,最后介紹了程序高度過(guò)程中的方法。樣機(jī)在實(shí)
2011-03-01 00:11:1289

DSP+FPGA實(shí)現(xiàn)測(cè)井數(shù)據(jù)采集系統(tǒng)

文章介紹了一種基于DSP爭(zhēng)FPGA結(jié)構(gòu)的高精度測(cè)井數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,包括信號(hào)調(diào)理、數(shù)據(jù)采集數(shù)據(jù)處理等。整個(gè)系統(tǒng)使用16位高精度A/D轉(zhuǎn)換芯片AD974。數(shù)字電路部分采用Xilinx公司
2011-09-08 17:46:5571

基于FPGA的主從式高速數(shù)據(jù)采集與傳輸系統(tǒng)

針對(duì)數(shù)據(jù)采集系統(tǒng)有信號(hào)形式多樣、實(shí)時(shí)傳輸和靈活配置的要求,介紹了一種基于FPGA數(shù)據(jù)采集和傳輸系統(tǒng),以及系統(tǒng)數(shù)字電路的程序設(shè)計(jì)。該系統(tǒng)以現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)作為
2011-09-29 17:31:0454

基于A/D和DSP的高速數(shù)據(jù)采集系統(tǒng)方案介紹

  中頻信號(hào)分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對(duì)這兩路信號(hào)進(jìn)行采集。對(duì)于兩路數(shù)據(jù)采集電路,A/D與DSP的接口連接是一樣的。兩個(gè)A/D同時(shí)將和路與差路信號(hào)采
2012-03-28 10:41:386328

基于FPGA數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

設(shè)計(jì)了一個(gè)基于FPGA數(shù)據(jù)采集系統(tǒng),并用Verilog HDL語(yǔ)言作為描述語(yǔ)言實(shí)現(xiàn)了對(duì)TLC0820的采樣控制和FPGA數(shù)據(jù)處理等過(guò)程的控制,以Xilinx ISE 9.1i軟件為平臺(tái),進(jìn)行了設(shè)計(jì)輸入、分析與綜合、
2012-05-08 15:17:0680

基于FPGA數(shù)據(jù)采集與處理系統(tǒng)研究

通道數(shù)據(jù)采集系統(tǒng)。所設(shè)計(jì)的系統(tǒng)通過(guò)PCI9054 橋接芯片實(shí)現(xiàn)FPGA 局部總線(xiàn)到PMC/PCI總線(xiàn)的轉(zhuǎn)換,而后再通過(guò)PMC/PCI總線(xiàn)完成數(shù)據(jù)采集系統(tǒng)與上層母板的連接和通訊。
2015-12-18 15:48:43138

基于LABVIEW與DSP串口的數(shù)據(jù)采集系統(tǒng)

基于LABVIEW與DSP串口的數(shù)據(jù)采集系統(tǒng)
2016-01-20 16:26:5345

高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì)

高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì),下來(lái)看看
2016-05-10 11:24:3315

基于FPGA的AD73360數(shù)據(jù)采集方法

基于FPGA的AD73360數(shù)據(jù)采集方法
2016-05-10 11:24:3330

基于FPGA的PXI數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA的PXI數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),下來(lái)看看
2016-05-10 13:45:2836

FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)。
2016-05-10 13:45:2841

基于FPGA的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),下來(lái)看看。
2016-05-10 13:45:2864

基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì).
2016-05-10 17:06:4048

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì).
2016-05-10 17:06:4027

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì),下來(lái)看看
2016-05-10 17:06:4021

基于FPGA數(shù)據(jù)采集及顯示

基于FPGA數(shù)據(jù)采集及顯示,下來(lái)看看。
2016-05-10 17:46:0730

基于FPGA數(shù)據(jù)采集系統(tǒng)IEEE1394接口設(shè)計(jì)

基于FPGA數(shù)據(jù)采集系統(tǒng)IEEE1394接口設(shè)計(jì)
2016-05-10 17:46:0712

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_楊江濤

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)。
2016-05-17 09:49:5135

基于DSPFPGA技術(shù)的細(xì)胞圖像采集系統(tǒng)設(shè)計(jì)

基于DSPFPGA技術(shù)的細(xì)胞圖像采集系統(tǒng)設(shè)計(jì)
2016-08-26 12:57:5216

基于FPGA的新型高速CCD圖像數(shù)據(jù)采集系統(tǒng)

基于FPGA的新型高速CCD圖像數(shù)據(jù)采集系統(tǒng)
2016-09-22 13:05:3822

DSP數(shù)據(jù)采集與處理系統(tǒng)設(shè)計(jì)應(yīng)用

根據(jù)實(shí)時(shí)監(jiān)控中數(shù)據(jù)采集和計(jì)算量繁重的特點(diǎn),給出了以單片機(jī)和DSP相結(jié)合的雙CPU硬件設(shè)計(jì)方案,充分利用了DSP運(yùn)算能力強(qiáng)和單片機(jī)控制能力強(qiáng)的優(yōu)點(diǎn),實(shí)現(xiàn)了系統(tǒng)的快速運(yùn)算和實(shí)時(shí)控制功能。
2017-09-21 10:01:434

中低速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),DSP嵌入式系統(tǒng)開(kāi)發(fā)典型案例

中低速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),DSP嵌入式系統(tǒng)開(kāi)發(fā)典型案例
2017-10-19 10:28:4217

高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),DSP嵌入式系統(tǒng)開(kāi)發(fā)典型案例

高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),DSP嵌入式系統(tǒng)開(kāi)發(fā)典型案例
2017-10-19 13:29:2514

基于ARM與DSP的聲頻數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于ARM與DSP的聲頻數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2017-10-20 08:34:126

基于Matlab和VC混合編程的DSP數(shù)據(jù)采集系統(tǒng)

基于Matlab和VC混合編程的DSP數(shù)據(jù)采集系統(tǒng)
2017-10-20 09:31:094

DSP多路同步數(shù)據(jù)采集板設(shè)計(jì)

DSP多路同步數(shù)據(jù)采集板設(shè)計(jì)
2017-10-20 10:50:0112

DSPFPGA的高精度數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案

設(shè)計(jì)方法是應(yīng)用MCU或DSP通過(guò)軟件控制數(shù)據(jù)采集的A/D轉(zhuǎn)換,這樣必將頻繁中斷系統(tǒng)的運(yùn)行,從而減弱系統(tǒng)數(shù)據(jù)運(yùn)算能力,數(shù)據(jù)采集的速度也將受到限制。本文采用DSP+FPGA的方案,由硬件控制A/D轉(zhuǎn)換和數(shù)據(jù)存儲(chǔ),最大限度地提高系統(tǒng)的信號(hào)采集和處
2017-10-23 11:24:185

FPGA和UART的MCU總線(xiàn)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

FPGA和UART的MCU總線(xiàn)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2017-10-31 15:20:518

DSP藍(lán)牙數(shù)據(jù)采集系統(tǒng)解析

設(shè)計(jì)采用了DSPFPGA協(xié)同控制處理,并用藍(lán)牙傳輸代替有線(xiàn)電纜傳輸,有效地解決了DSPFPGA單獨(dú)處理的不足與有線(xiàn)電纜傳輸?shù)谋锥?,大大提高?b class="flag-6" style="color: red">數(shù)據(jù)采集處理能力,拓寬了系統(tǒng)在環(huán)境較為惡劣或特殊場(chǎng)所的應(yīng)用。 1 系統(tǒng)硬件設(shè)計(jì) 1.1 系統(tǒng)總體設(shè)計(jì)
2017-10-31 15:53:465

基于DSPFPGA藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)詳細(xì)分析以及優(yōu)勢(shì)

基于DSPFPGA藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),數(shù)據(jù)采集系統(tǒng)廣泛地應(yīng)用于工業(yè)、國(guó)防、圖像處理、信號(hào)檢測(cè)等領(lǐng)域。DSP處理器是一種高速的數(shù)字信號(hào)處理器 數(shù)據(jù)采集系統(tǒng)廣泛地應(yīng)用于工業(yè)、國(guó)防、圖像處理、信號(hào)
2017-11-24 20:22:012494

藍(lán)牙技術(shù)的無(wú)線(xiàn)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)詳析

本文介紹了一種基于藍(lán)牙技術(shù)的無(wú)線(xiàn)數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)核心采用TI公司的超低功耗MSP430系列單片機(jī),利用單片機(jī)內(nèi)部自帶的12住AD和DMA進(jìn)行數(shù)據(jù)采集,并通過(guò)藍(lán)牙模塊將采集數(shù)據(jù)以無(wú)線(xiàn)電波的方式發(fā)送到終端設(shè)備。
2018-04-25 15:08:0519

采用ADC+時(shí)鐘電路+FPGA+DSP實(shí)現(xiàn)高分辨率的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

本文采用ADC+高頻時(shí)鐘電路+FPGA+DSP的結(jié)構(gòu)模式,設(shè)計(jì)了一種實(shí)時(shí)采樣率為2 Gsps的數(shù)字存儲(chǔ)示波器數(shù)據(jù)采集系統(tǒng),為國(guó)內(nèi)高速高分辨率的數(shù)據(jù)采集系統(tǒng)的研制提供了一個(gè)參考方案。
2019-05-03 09:19:007267

利用FPGADSP實(shí)現(xiàn)信號(hào)檢測(cè)系統(tǒng)設(shè)計(jì)

整個(gè)系統(tǒng)的組成如圖1所示。當(dāng)啟爆電路在DSPFPGA的控制下啟爆時(shí),感應(yīng)線(xiàn)圈取出啟爆電流,首先是高速數(shù)據(jù)采集與存儲(chǔ)電路,以FPGA為核心,對(duì)數(shù)據(jù)進(jìn)行高速采集與存儲(chǔ)。數(shù)據(jù)存儲(chǔ)完畢,FPGA發(fā)信號(hào)告知DSP采集完畢,開(kāi)始對(duì)采集數(shù)據(jù)進(jìn)行相關(guān)的處理。
2018-10-07 12:03:033814

如何使用FPGADSP進(jìn)行高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

介紹了1種基于FPGADSP的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn),其FPGA采用Altera公司ACEX 1K系列的EPIK50Tcl443器件,DSP芯片采用TI公司TMs320系列
2018-11-07 17:18:2420

如何使用FPGADSP進(jìn)行高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的資料概述

提出了一種新的基于FPGA+DSP的高精度數(shù)字化電源的數(shù)據(jù)采集方案。詳細(xì)闡述了FPGADSP之.間vXSPI接口進(jìn)行同步通信,以及用DSP作為控制器并通過(guò)PI調(diào)節(jié)產(chǎn)生PWM波形來(lái)控制數(shù)字化電源穩(wěn)定性的具體方法。
2018-11-07 17:18:3023

如何使用DSPFPGA進(jìn)行高精度數(shù)據(jù)采集卡的設(shè)計(jì)資料說(shuō)明

本文介紹了一種基于DSPFPGA結(jié)構(gòu)的高精度數(shù)據(jù)采集卡的設(shè)計(jì)方法,包括數(shù)據(jù)采集數(shù)據(jù)處理和PCL總線(xiàn)接口設(shè)計(jì)。數(shù)據(jù)采集卡使用16位高精度A/D轉(zhuǎn)換芯片AD7676,數(shù)字電路部分采用Altera公司
2019-02-21 15:33:2614

如何使用FPGA實(shí)現(xiàn)ADC采集系統(tǒng)的設(shè)計(jì)

基于FPGA 在高速數(shù)據(jù)采集方面有單片機(jī)和DSP 無(wú)法比擬的優(yōu)勢(shì), FPGA 具有時(shí)鐘頻率高,內(nèi)部延時(shí)小, 全部控制邏輯由硬件完成, 速度快,效率高,組成形式靈活等特點(diǎn)。因此,本文研究并開(kāi)發(fā)了一個(gè)
2020-08-21 16:16:0032

基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)(開(kāi)關(guān)電源技術(shù)發(fā)展綜述)-該文檔為基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)講解文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
2021-09-24 11:32:0136

FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)(電源技術(shù)是什么檔次的期刊)-為基于FPGADSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)講解文檔摘 要:提出了一種新的基于FPGA+DSP的高精度數(shù)字化電源
2021-09-27 11:16:4519

基于DSP數(shù)據(jù)采集系統(tǒng)開(kāi)發(fā)與實(shí)現(xiàn)

電子發(fā)燒友網(wǎng)站提供《基于DSP數(shù)據(jù)采集系統(tǒng)開(kāi)發(fā)與實(shí)現(xiàn).pdf》資料免費(fèi)下載
2023-10-07 11:10:585

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)該怎么設(shè)計(jì)?

點(diǎn)擊上方 藍(lán)字 關(guān)注我們 目前,在數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計(jì)方案中,有采用通用單片機(jī)和USB相結(jié)合的方案,也有采用DSP和USB相結(jié)合的方案,前者雖然硬件成本低,但是時(shí)鐘頻率較低,難以滿(mǎn)足數(shù)據(jù)采集系統(tǒng)
2023-10-06 14:55:022957

FPGA的多通道數(shù)據(jù)采集傳輸系統(tǒng)

一、系統(tǒng)總體方案設(shè)計(jì) 為了滿(mǎn)足油田增壓站對(duì)數(shù)據(jù)采集的需求,我們?cè)O(shè)計(jì)了一套基于FPGA的多通道數(shù)據(jù)采集與傳輸系統(tǒng)。系統(tǒng)FPGA作為主控制器,利用外部ADC芯片完成模擬信號(hào)的采集,通過(guò)以太網(wǎng)實(shí)現(xiàn)與上位
2024-12-09 10:45:021311

已全部加載完成