研究一種基于PCI軟核的軸角編碼數(shù)據(jù)采集系統(tǒng),實現(xiàn)伺服系統(tǒng)角度位置量的實時測控。采用FPGA器件實現(xiàn)PCI接口邏輯。##PCI接口采用Altera公司的Megacore宏單元PCI_MT32實現(xiàn)
2014-02-11 14:15:52
9247 
現(xiàn)場可編程門陣列(FPGA)作為專用集成電路(ASIC)領(lǐng)域的一種半定制電路,可以根據(jù)設(shè)計的需要靈活實現(xiàn)各種接口或者總線的輸出,在設(shè)備端的通信產(chǎn)品中已得到越來越廣泛的使用。##在設(shè)備端通信產(chǎn)品中,基于CPLD 的FPGA 從并加載框如圖2 所示。
2015-01-30 16:54:39
3717 PCI設(shè)備能夠更方便地應(yīng)用在嵌入式系統(tǒng)中,本文介紹了一種基于CPLD(復(fù)雜可編程邏輯器件)的PCI總線仲裁器的設(shè)計方法,此方法可以為系統(tǒng)量身定制適合于系統(tǒng)本身的PCI總線仲裁器。而不必局限于特定的芯片要求,在體積、功能、成本等諸多方面都有很好的應(yīng)用前景。
2020-06-26 09:30:00
1616 
本白皮書主要著眼已經(jīng)得到廣泛采用的PCI 總線的成功優(yōu)勢所在,同時詳細(xì)介紹下一代高性能I/O 互連技術(shù)PCI Express 它將作為標(biāo)準(zhǔn)的局域I/O 總線被廣泛應(yīng)用于未來各種計算機平臺。本白皮書
2019-05-10 07:00:07
與CPLD一方作為主控方,另一方作為PCI從設(shè)備。這樣做的目的是為了簡化問題,降低系統(tǒng)造價。 PCI總線上信號線雖然多,但并不是每個信號都要用到。實際上PCI設(shè)備也并不會支持所有的信號線,比如錯誤報告信號
2019-04-24 07:00:09
,其應(yīng)用場合和范圍是廣泛的。下面給出的是一個利用PCI9050做接口的PCI插卡。在用戶電路上,采用MT90820做交換,實現(xiàn)數(shù)字電路的轉(zhuǎn)接和復(fù)接。具體電路如下圖所示。(1)硬件設(shè)計:接口芯片
2018-11-29 14:52:52
。PCI總線協(xié)議比較復(fù)雜,用戶可以根據(jù)具體實際需求選擇相應(yīng)的開發(fā)方式,一般,PCI總線開發(fā)采用兩種方式,一是采用CPLD來設(shè)計控制接口。它的最大好處是比較靈活,用戶可以根據(jù)自己的需要開發(fā)出適合于特定
2008-10-09 11:23:38
概述 PCI9054是由美國PLX公司生產(chǎn)的先進的PCI I/O加速器,采用了先進的PLX數(shù)據(jù)流水線結(jié)構(gòu)技術(shù),是32位、33MHz的PCI總線主I/O加速器;符合PCI本地總線規(guī)范2.2版,突發(fā)傳輸
2018-12-05 10:12:42
PCI總線特點是什么?PCI接口開發(fā)現(xiàn)狀如何?如何去設(shè)計PCI接口?
2021-04-29 07:09:04
以往的接口卡設(shè)計中,對于實現(xiàn)ISA總線向PCI總線轉(zhuǎn)換的方法都是采用帶ISA接口的接口芯片,如PCI9052,這可以大大簡化開發(fā)PCI設(shè)備的過程。由于課題需要,我們選用了一種不帶ISA接口的接口芯片
2019-05-05 09:29:33
充分利用了邏輯資源,還能使系統(tǒng)設(shè)計顯得更加緊湊。文中主要介紹了采用CPLD實現(xiàn)32 bit 33MHzPCI從設(shè)備接口的設(shè)計方法,該從設(shè)備接口模塊遵從PCI規(guī)范2.2版,實現(xiàn)了資源的自動配置,支持突發(fā)傳輸
2019-06-20 05:00:03
三者之間的接口電路。本文正是針對這個問題,選用CPLD實現(xiàn)了三者之間的接口電路。2.芯片介紹2.1 模數(shù)轉(zhuǎn)換芯片ADS8323ADS8323是TI公司近年推出的一款高性能模數(shù)轉(zhuǎn)換芯片,其主要特點如下
2019-05-23 05:01:08
、計數(shù)、總線接口等很多方面,在信號處理領(lǐng)域的應(yīng)用也非?;钴S。MAX7000系列是ALTERA公司采用先進的0.8μmCMOSEEPROM技術(shù)制造的高性能、高密度的CPLD[1]。MAX7000的結(jié)構(gòu)可完全
2019-06-05 05:00:14
、計數(shù)、總線接口等很多方面,在信號處理領(lǐng)域的應(yīng)用也非?;钴S。MAX7000系列是ALTERA公司采用先進的0.8μm CMOS EEPROM技術(shù)制造的高性能、高密度的CPLD[1]。MAX7000的結(jié)構(gòu)可
2019-05-31 05:00:03
的實時性,因此本文選擇了PCI總線。33MHz、32位的PCI總線的數(shù)據(jù)傳輸速率最高可達133MBps, 完全可以滿足高速實時傳輸?shù)男枨?。選擇了Altera公司的PCI編譯器軟件包來實現(xiàn)PCI接口控制電路
2019-05-05 09:29:32
采用6層板PCB設(shè)計,使用獨立的外部時鐘同步芯片,可以為PCI及其它接口提供穩(wěn)定的零延遲時鐘系統(tǒng)電路,滿足PCI總線的時鐘要求,使驗證平臺高速,穩(wěn)定,可靠的工作?! ? S1500硬件驗證板照片
2019-06-20 05:00:02
萬門系統(tǒng)設(shè)計;功能4 PCI多功能通用主設(shè)備通用32位外部總線接口,24位地址總線接口輸出,BUSMASTER方式數(shù)據(jù)傳送,輸入輸出FIFO各為1K字節(jié);可以連接外部IO設(shè)備,如A/D,D/A等;內(nèi)部
2019-06-12 05:00:07
采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計摘要:目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來設(shè)計,其通用性、靈活性差,不能
2009-10-30 15:09:49
IP核來實現(xiàn)PCI接口,利用基于PCI協(xié)議的IP核來實現(xiàn)PCI接口,這種設(shè)計開發(fā)速度較快,靈活性較好,但是IP核價格昂貴。采用FPGA實現(xiàn)PCI總線協(xié)議。采用CPLD/FPGA等可編程邏輯器件實現(xiàn)PCI
2019-05-30 05:00:02
,是每一個PCI設(shè)備都應(yīng)該實現(xiàn)的,他的主要功能是識別PCI接口設(shè)備,以及PC訪問板卡的方式等。其余的192個字節(jié)根據(jù)不同的PCI設(shè)備有所不同。3 PCI接口芯片的選擇PCI接口電路至少實現(xiàn)如下功能: (1
2019-04-29 07:00:09
。需要根據(jù)用戶的需要解決定,如果用戶是開發(fā)一個新的協(xié)議棧,可以采用大粒度的構(gòu)件劃分方式(如圖2所示),即把整個網(wǎng)絡(luò)協(xié)議棧作為一個大的構(gòu)件,繼承預(yù)先定義的構(gòu)件。 (2)如何設(shè)計構(gòu)件接口。要實現(xiàn)(1)所提
2019-04-23 07:00:10
的發(fā)展,各種設(shè)備都產(chǎn)生了連接性的需求,從冰箱到電表,似乎所有電器需要連入互聯(lián)網(wǎng)。通過為現(xiàn)有嵌入式系統(tǒng)增加因特網(wǎng)接入能力來擴展其功能,以Internet為介質(zhì)實現(xiàn)信息交互,從而產(chǎn)生了嵌入式
2019-04-28 09:57:18
。目前國內(nèi)系統(tǒng)廠家的PCI總線接口一般采用國外的PCI專用芯片,如TUNDRA公司的Qspan、PLX公司9050、INTEL公司的21554等,但是這些專用芯片價格昂貴、功能繁雜、不能靈活配置
2019-05-08 07:00:46
核處理器NIOSⅡ作為系統(tǒng)的主控制器,結(jié)合ARINC429專用器件和其他外圍設(shè)備實現(xiàn)數(shù)據(jù)的收發(fā)功能?! RI NC429接口板由數(shù)據(jù)收發(fā)、存儲器擴展、監(jiān)控、PCI總線接口等模塊組成。NIOSⅡ控制
2019-04-26 07:00:08
一、在AGM 的AG32 CPLD中實現(xiàn)DMA(直接內(nèi)存訪問)功能,其核心邏輯如下:
1、系統(tǒng)架構(gòu)?采用主從架構(gòu):MCU作為主設(shè)備,CPLD作為從設(shè)備?交互方式:MCU通過訪問寄存器的方式
2025-10-31 15:42:18
; 系統(tǒng)設(shè)計方案 根據(jù)RTL8139的以上特點,作者設(shè)計了RTL8139與DSP之間的接口解決方案。目前DSP與PCI的接口一般有二種方案:(1)用CPLD來實現(xiàn)。優(yōu)點是可以進行功能優(yōu)化,不必實現(xiàn)所有
2009-09-19 09:43:24
PCI Express的高級特性包括哪些?實現(xiàn)PCI Express接口的難點有哪些?FPGA的PCI Express接口有哪些優(yōu)勢?
2021-05-26 06:52:48
IIC總線通訊接口器件的CPLD實現(xiàn)摘要:介紹了采用ALTERA公司的可編程器件EPF10K10LC84-3實現(xiàn)IIC總線的通訊接口的基本原理,并給出了部分的VHDL語言描述。該通訊接口與專用的接口芯片相比,具有使用靈活、系統(tǒng)配置方便的特點。 [/hide]
2009-10-30 14:57:35
接電路實現(xiàn)對這一層的管理,并實現(xiàn)上下之間的接口以協(xié)調(diào)數(shù)據(jù)的傳送。管理器提供了信號緩沖,使之能支持10種外設(shè),并能在高時鐘頻率下保持高性能。PCI總線也支持總線主控技術(shù),允許智能設(shè)備在需要時取得總線
2012-03-26 17:25:56
請問主板從PCI接口獲取視頻數(shù)據(jù)后如何才能將其播放出來呢? 我的意思是采用PCI接口將外部視頻數(shù)據(jù)傳輸給CPU板,硬件上就是CPU通過PCI橋外擴PCI設(shè)備。軟件上是如何實現(xiàn)的呢?Windows下和VxWorks下的應(yīng)用程序都是怎么做的? 感謝您的回答!
2015-04-27 14:38:53
廣泛采用的是32-bit、33MHz的PCI 總線,64bit的PCI插槽更多是應(yīng)用于服務(wù)器產(chǎn)品。從結(jié)構(gòu)上看,PCI是在CPU和原來的系統(tǒng)總線之間插入的一級總線,具體由一個橋接電路實現(xiàn)對這一層的管理
2009-05-03 22:15:14
CPLD技術(shù)在PCI總線開關(guān)中的應(yīng)用使用CPLD技術(shù)開發(fā)PCI板卡有什么優(yōu)點
2021-04-08 06:47:28
我最近做一塊PCI數(shù)據(jù)采集卡,接口芯片用的是PLX9054,EEPROM是空白的,我們的硬件電路完全是按照要求來做的,但是我們的卡插在電腦的PCI插槽里,電腦沒有任何提示安裝新硬件的信息。這是什么原因,跪求高手指導(dǎo)。
2013-04-05 17:09:33
新人想選用PCI的接口芯片,查了一下,有好多種:PCI2040、PCI9052、PCI9054、PCI9080、S5933、還有中國的CH365這么多的接口芯片他們的區(qū)別是什么?如果我做PC機PCI接口與DSP6713的接口,應(yīng)該用哪種比較好呢?
2013-12-05 18:16:17
、計數(shù)、總線接口等很多方面,在信號處理領(lǐng)域的應(yīng)用也非?;钴S。MAX7000系列是ALTERA公司采用先進的0.8μm CMOS EEPROM技術(shù)制造的高性能、高密度的CPLD[1]。MAX7000的結(jié)構(gòu)
2018-12-14 10:57:58
(Peripheral Component Interconnect)總線是當(dāng)今PC 領(lǐng)域中流行的總線。目前實現(xiàn)PCI 接口一般采用專用器件, 有效方案分為兩種:使用可編程邏輯器件和使用總線專用接口
2010-09-22 08:51:09
?! ? PCI接口的實現(xiàn) 在PCI總線適配卡的設(shè)計中,采用專用的PCI接口芯片來實現(xiàn)PCI接口,設(shè)計者不需要將精力投入到復(fù)雜的PCI接口功能設(shè)計和驗證測試上。專用的接口芯片可以實現(xiàn)完整的PCI主控
2009-04-20 10:51:10
不僅充分利用了邏輯資源,還能使系統(tǒng)設(shè)計顯得更加緊湊。文中主要介紹了采用CPLD實現(xiàn)32 bit 33 MHzPCI從設(shè)備接口的設(shè)計方法,該從設(shè)備接口模塊遵從PCI規(guī)范2.2版,實現(xiàn)了資源的自動配置,支持
2019-05-29 05:00:02
本文的應(yīng)用背景為某一工業(yè)測控系統(tǒng),該系統(tǒng)采用FPGA實現(xiàn)測量數(shù)據(jù)的采集和控制信號的輸出,通過定制PCI接口IP實現(xiàn)一個32位目標(biāo)設(shè)備的PCI總線接口轉(zhuǎn)換。PCI核選用AlteraPCI編譯器所包括
2018-12-04 10:35:21
可考慮采用Altera公司提供的PCI通用開發(fā)板,該板支持Altera所有的PCI MegaCore模塊,用戶可通過板上的SDRAM,PMC插槽,RS232端口實現(xiàn)用戶邏輯與PCI Core的接口,也
2019-04-17 07:00:06
使用方便性和編程的保密性均優(yōu)于FPGA。 微機保護系統(tǒng)中的數(shù)字組合邏輯電路和時序邏輯電路規(guī)模均不大,宜采用CPLD芯片實現(xiàn),有利于微機保護系統(tǒng)的微型化和智能化設(shè)計。 微機保護裝置控制接口設(shè)計 微機保護
2019-04-25 07:00:04
如何實現(xiàn)單片機與PCI總線接口的并行通信?
2021-04-29 07:14:26
直流電動機的PWM控制原理是什么?如何采用CPLD實現(xiàn)數(shù)字控制PWM信號?如何利用CPLD技術(shù)實現(xiàn)了邏輯和時序的控制?
2021-05-07 06:03:34
采用CPLD實現(xiàn)信號濾波及抗干擾的方法,看完你就懂了
2021-04-13 06:40:47
本文將詳細(xì)論述采用CPLD技術(shù)來實現(xiàn)120MHz高速A/D采集卡的設(shè)計方法,該采集卡具有包括負(fù)延遲觸發(fā)在內(nèi)的多種觸發(fā)方式,采用CPLD復(fù)雜可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數(shù)轉(zhuǎn)換器(A/D)AD9054BST-135來實現(xiàn)。
2021-04-30 06:27:01
一種可行的方案就是利用CPLD作為溝通單片機與PCI設(shè)備間的橋梁,充分利用CPLD中I/O資源豐富,用戶可自定制邏輯的優(yōu)勢,來幫助單片機完成與PCI設(shè)備間的通信任務(wù)。
2021-04-29 06:28:43
一種可行的方案就是利用CPLD作為溝通單片機與PCI設(shè)備間的橋梁,充分利用CPLD中I/O資源豐富、用戶可自定制邏輯的優(yōu)勢,來幫助單片機完成與PCI設(shè)備間的通信任務(wù)。
2021-04-30 06:59:19
本文使用符合PCI電氣特性的FPGA芯片進行簡化的PCI接口邏輯設(shè)計,實現(xiàn)了33MHz、32位數(shù)據(jù)寬度的PCI從設(shè)備模塊的接口功能,節(jié)約了系統(tǒng)的邏輯資源,且可以將其它用戶邏輯集成在同一塊芯片,降低了成本,增加了設(shè)計的靈活性。
2021-05-08 08:11:59
如何利用雙端口RAM去實現(xiàn)PCI總線接口?
2021-05-06 06:30:53
如何去采用PCI9030芯片實現(xiàn)從ISA總線到PCI總線的轉(zhuǎn)接卡的設(shè)計?有哪些方法?其過程是怎樣的?
2021-07-01 08:00:36
主設(shè)備號和從設(shè)備號實現(xiàn)對設(shè)備的描述。其中主設(shè)備號描述控制該設(shè)備的驅(qū)動程序,即驅(qū)動程序與主設(shè)備號一一對應(yīng),從設(shè)備號用來區(qū)分同一個驅(qū)動程序控制的不同設(shè)備[5]。 PCI設(shè)備屬于字符設(shè)備。本設(shè)計采用模塊方式實現(xiàn)
2011-10-08 09:44:30
、穩(wěn)定性和可移植性,對應(yīng)用程序訪問硬件資源加以限制,這就要求設(shè)計設(shè)備驅(qū)動程序以實現(xiàn)PC機的軟件對PCI設(shè)備的訪問。
2019-09-17 08:12:15
怎么實現(xiàn)基于IP內(nèi)核的PCI總線接口設(shè)計?
2021-05-27 06:34:05
PCI總線特點及開發(fā)現(xiàn)狀PCI接口配置空間的實現(xiàn)求一款在PCI總線上利用FPGA技術(shù)設(shè)計PCI總線接口的設(shè)計方案
2021-04-15 06:17:20
用CPLD設(shè)計所構(gòu)成的CPI接口系統(tǒng)具有簡潔、可靠等優(yōu)點,是一種行之有效的設(shè)計途徑。很多技術(shù)雜志和網(wǎng)站上,都有不少用CPLD設(shè)計PCI常規(guī)傳輸系統(tǒng)的文章。但用這些方法在MzxPlusII
2019-06-17 05:00:11
是基于PCI 總線的1553B 總線接口卡,要實現(xiàn)的功能是利用PCI 總線作為媒介, 實現(xiàn)計算機控制1553B 總線BC 端和RT 端進行數(shù)據(jù)傳輸?shù)墓δ?,最終在衛(wèi)星地面測試過程中 實現(xiàn)由計算機對遠程終端的設(shè)備
2019-05-21 05:00:22
如何實現(xiàn)基于IP模塊的PCI接口設(shè)計?
2021-04-20 06:28:50
32位/33M 從模式(target)PCI接口參考設(shè)計,Lattice提供。由于PCI時序較復(fù)雜,此設(shè)計僅能供參考
The evolution of digital systems over
2008-05-20 10:47:33
135 以UNIX操作系統(tǒng)Solaris 8環(huán)境中設(shè)計PMC-Sirra 7364卡驅(qū)動程序為例,探討在UNIX系統(tǒng)下PCI接口設(shè)備驅(qū)動程序的開發(fā)技術(shù),包括設(shè)計思想、基本步驟、程序構(gòu)架、常用函數(shù)以及PCI設(shè)備的系統(tǒng)
2009-02-18 14:11:24
10 詳細(xì)闡述一種利用CPLD 實現(xiàn)的8 位單片機與PCI 設(shè)備間的通信接口方案,給出用ABEL HDL編寫的主要源程序。該方案在實踐中檢驗通過。
2009-04-14 17:32:19
34 采用可編程邏輯器件CPLD,分四個模塊——控制寄存器模塊、PCI控制器狀態(tài)機模塊、SRAM 控制器模塊和仲裁器模塊,分別完成通信并解析PCI總線、PCI狀態(tài)的控制和翻轉(zhuǎn)、負(fù)責(zé)SRAM接口數(shù)
2009-06-01 14:25:22
16 基于FPGA的PCI總線接口設(shè)計::PCI是一種高性能的局部總線規(guī)范,可實現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡要介紹了PCI總線的特點、信號與命令,提出了一種利用高速FPGA實現(xiàn)PCI總線接
2009-06-25 08:17:18
49 針對PCI接口取代ISA接口的芯片發(fā)展趨勢,給出了一種采用8位單片機8Oc5l和PCI總線主控I/O加速器芯片PCI9054驅(qū)動PCI從設(shè)備的設(shè)計實例。介紹了PC19054主模式的工作原理,采用可編程邏輯
2009-07-07 15:28:13
22 本文詳細(xì)介紹了USB 總線的光隔離接口的隔離原理、硬件組成及控制程序的設(shè)計。該實現(xiàn)方案采用先進的高速光隔離技術(shù)和CPLD 控制技術(shù),對基于USB 的測試與測量的設(shè)備、人體起保
2009-12-23 15:04:38
25 本文重點分析了PCI 總線設(shè)備控制器的設(shè)計方案。以PCI 總線協(xié)議的分析和理解為基礎(chǔ),對PCI 總線設(shè)備控制器進行了功能分析和結(jié)構(gòu)劃分,對PCI 總線從設(shè)備控制器的設(shè)計思路和各個
2010-01-13 16:57:37
49 PCI總線協(xié)議的FPGA實現(xiàn)及驅(qū)動設(shè)計
摘要! 采用FPGA技術(shù)! 在公司的flex6000系列芯片上實現(xiàn)了從設(shè)備模式pci總線的簡化協(xié)議!并給出了WIndowsx 系統(tǒng)下的虛擬設(shè)備驅(qū)動程序
2010-03-12 14:30:27
37 本文詳細(xì)介紹了USB總線的光隔離接口的隔離原理、硬件組成及控制程序的設(shè)計。該實現(xiàn)方案采用先進的高速光隔離技術(shù)和CPLD控制技術(shù),對基于USB的測試與測量的設(shè)備、人體起保護作用
2010-07-21 17:26:16
19 摘 要: 本文采用Altera的CPLD實現(xiàn)了PCI總線至UTOPIA接口的邏輯轉(zhuǎn)換控制,為低成本實現(xiàn)ATM終端奠定了基礎(chǔ)。
2006-03-11 13:16:50
1194 
基于PCI總線的GP-IB接口電路設(shè)計
摘要:?主要介紹作為從設(shè)備如何根據(jù)PCI總線協(xié)議設(shè)計PCI總線接口電路,從而實現(xiàn)基于PCI總線的GP-IB接口電路設(shè)計,重點闡述PCI總
2008-12-26 15:14:36
1549 
PCI9052總線接口芯片及其ISA模式應(yīng)用
PCI9052是PLX公司開發(fā)的服從PCI協(xié)議的從模式接口芯片,它能夠實現(xiàn)ISA總線到PCI總線的平滑轉(zhuǎn)換。主要闡述了PCI9052
2009-05-04 21:48:45
2327 
摘要: 從PCI時序分析入手,重點闡述了PCI通用的狀態(tài)機設(shè)計,說明了用VHDL語言來實現(xiàn)本PIC通信狀態(tài)機的軟件設(shè)計以及進行MaxPlusII驗證的程序和方法。用該方法所設(shè)
2009-06-20 13:10:10
1077 
摘 要 :PCI是一種高性能的局部總線規(guī)范,可實現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡要介紹了PCI總線的特點、信號與命令,提出了一種利用高速FPGA實現(xiàn)PCI總線接口的
2009-06-20 13:13:28
1392 
摘要:詳細(xì)闡述一種利用CPLD實現(xiàn)的8位單片機與PCI設(shè)備間的通信接口方案,給出用ABEL HDL編寫的主要源程序。該方案在實踐中檢驗通過。
關(guān)鍵詞:單片機 CPLD PCI
8位單片
2009-06-20 13:31:29
1166 
基于CPLD的單片機與PCI接口設(shè)計解決方案
8位單片機在嵌入式系統(tǒng)中應(yīng)用廣泛,然而讓它直接與PCI總線設(shè)備打交道卻有其固有缺陷。8位單片機只有16位
2009-09-26 17:41:20
1044 
一種基于CPLD的單片機與PCI接口設(shè)計方案
0 引言
8位單片機在嵌入式系統(tǒng)中應(yīng)用廣泛,然而讓它直接與PCI總線設(shè)備打交道卻有其固有缺陷。8
2009-11-12 09:56:50
839 基于FPGA的PCI接口控制器的設(shè)計與實現(xiàn)
pci總線是高速同步總線,采用高度綜合優(yōu)化的總線結(jié)構(gòu),目前廣泛應(yīng)用于各種計算機系統(tǒng)中,總線以32位(或64位)
2009-12-14 14:29:54
2222 
提出了一種使用CPLD解決雙端口RAM地址譯碼和PCI接口芯片局部總線仲裁的的硬件設(shè)計方案,并給出了PCI總線接口芯片
2011-01-07 12:13:03
2338 
采用FP(認(rèn)技術(shù),在ALTERA奢司的FLEX6000系列芯片上實現(xiàn)了從設(shè)備模式PCI總線的簡化協(xié)議,并給出了winclows9x系統(tǒng)下的虛擬設(shè)備驅(qū)動程序,提供了與應(yīng)用程序的接口。實現(xiàn)結(jié)果表明:該設(shè)計結(jié)
2011-09-01 16:16:08
35 出了一種PCI總線從設(shè)備的CPLD實現(xiàn)方法。該方法遵從PCI規(guī)范2.2版,實現(xiàn)了資源自動配置并且支持?jǐn)?shù)據(jù)突發(fā)傳輸。試驗證明該方法的有效性,其突發(fā)傳輸速率可達20 MBs -1 。
2011-11-30 17:06:11
60 本內(nèi)容介紹了PCI總線/PCI-X接口及PCI-PCI-Express的知識,講解了從PCI、PCI-X到PCI-Express之間的連接
2012-06-05 16:16:58
3969 
文中主要介紹了采用CPLD實現(xiàn)32 bit 33 MHzPCI從設(shè)備接口的設(shè)計方法,該從設(shè)備接口模塊遵從PCI規(guī)范2.2版,實現(xiàn)了資源的自動配置,支持突發(fā)傳輸,并為用戶提供了一個簡單的接口。設(shè)計完成
2012-08-06 15:18:22
2470 
圖1是PCI Express設(shè)備和接口的一個典型實現(xiàn)DM6467 PCI總線通過xio2000a轉(zhuǎn)化的橋接。的xio2000a裝置作為一個橋接上游和下游的PCI Express設(shè)備的PCI總線設(shè)備
2018-04-18 11:14:53
7 PLD(可編程邏輯器件)以其操作靈活、使用方便、開發(fā)迅速、投資風(fēng)險低的特點,很快發(fā)展起來,并越來越受人們的矚目。PLD是可以由用戶在工作現(xiàn)場編程的邏輯器件,它從簡單的PAL、GAL,已發(fā)展到CPLD、EPLD、FPGA和FLEX系列。他們都具有體系結(jié)構(gòu)和邏輯單元靈活、集成度高以及適用范圍廣等特點。
2019-08-16 08:00:00
2909 
介紹了一種用CPLD(復(fù)雜可編程邏輯器件)作為核心控制電路的測試系統(tǒng)接口,通過時cPLD和竹L電路的比較及cPLD在系統(tǒng)中實現(xiàn)的強大功能,論述了CPLD在測試系統(tǒng)接口中應(yīng)用的可行性和優(yōu)越性,簡單介紹
2019-01-01 16:18:00
2544 
pxi是pci extensiON for inSTrumentation的縮寫,是為了將pci總線擴展到測試儀器領(lǐng)域而推出的以pci計算機局部總線為基礎(chǔ)的模塊儀器結(jié)構(gòu)。pxi相對于cpci系統(tǒng)的一個重要特點是定義了8根觸發(fā)總線,這可以實現(xiàn)系統(tǒng)中各模塊間的同步和通信。
2020-04-04 10:36:00
2416 
PCI總線是一種不依附于某個具體處理器的局部總線。從結(jié)構(gòu)上看,PCI是在CPU和原來的系統(tǒng)總線之間插入的一級總線,具體由一個橋接電路實現(xiàn)對這一層的管理,并實現(xiàn)上下之間的接口以協(xié)調(diào)數(shù)據(jù)的傳送。管理器提供了信號緩沖,使之能支持10種外設(shè),并在高時鐘頻率下保持高性能。
2020-04-12 11:30:34
4710 
所以若用FPGA芯片直接設(shè)計PCI接口則難度大且開發(fā)周期長,而專用的PCI接口芯片可以實現(xiàn)完整的PCI主控模塊和目標(biāo)模塊接口功能,將復(fù)雜的PCI總線接口轉(zhuǎn)換為相對簡單的接口。
2020-04-23 09:17:50
4151 
PCI總線協(xié)議非常復(fù)雜,目前實現(xiàn)PCI接口的有效方案分為兩種:即使用可編程邏輯器件和使用專用總線接口的器件,可編程邏輯器件實現(xiàn)PCI接口比較靈活,可以利用的器件比較多,現(xiàn)在有許多生產(chǎn)可編程邏輯器件的廠商(如Xilinx的Logicore和Alerra的AMPP)都提供經(jīng)過嚴(yán)格測試的PCI接口功能模塊
2023-08-01 14:37:19
1927 電子發(fā)燒友網(wǎng)站提供《一種通用基于CPLD實現(xiàn)的CAN接口連接設(shè)計.pdf》資料免費下載
2023-10-27 11:29:01
1
評論