完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
數(shù)據(jù): AMIC120 Sitara? 處理器 數(shù)據(jù)表 (Rev. A)
TI AMIC120 高性能處理器基于 ARM Cortex-A9 內(nèi)核。
這些處理器通過協(xié)處理器得到增強,該協(xié)處理器可進行確定性實時處理(包括 EtherCAT、PROFIBUS、EnDat 等工業(yè)通信協(xié)議)。該器件支持高級操作系統(tǒng) (HLOS)。 基于 Linux 的®可從 TI 免費獲取。其它 HLOS 可從 TI 的設計網(wǎng)絡和生態(tài)系統(tǒng)合作伙伴處獲取。
這些器件支持對采用較低性能 ARM 內(nèi)核的系統(tǒng)升級,并提供更新外設,包括 QSPI-NOR 和 LPDDR2 等存儲器選項。
這些處理器包含功能方框圖中顯示的子系統(tǒng),并且后跟相應的 “說明”中添加了更多信息 說明。
可編程實時單元子系統(tǒng)和工業(yè)通信子系統(tǒng) (PRU-ICSS) 與 ARM 內(nèi)核分離,允許單獨操作和計時,以實現(xiàn)更高的效率和靈活性。PRU-ICSS 支持更多外設接口和 EtherCAT、PROFINET、EtherNet/IP、PROFIBUS、Ethernet Powerlink、Sercos、EnDat 等實時協(xié)議。PRU-ICSS 可并行支持 EnDat 和另一個工業(yè)通信協(xié)議。此外,憑借 PRU-ICSS 的可編程特性及其對引腳、事件和所有片上系統(tǒng) (SoC) 資源的訪問權限,該子系統(tǒng)可以靈活地實現(xiàn)快速實時響應、專用數(shù)據(jù)處理操作以及定制外設接口,并靈活地減輕 SoC 其他處理器內(nèi)核的任務負載。
高性能互連為多個初啟程序提供到內(nèi)部和外部存儲器控制器以及到片上外設的高帶寬數(shù)據(jù)傳送。該器件還提供全面的時鐘管理機制。
一個片上模數(shù)轉(zhuǎn)換器 (ADC1) 可以與脈寬模塊相結合,以創(chuàng)建閉環(huán)電機控制解決方案。
實 RTC 提供獨立電源域的時鐘基準。該時鐘基準實現(xiàn)了電池供電的時鐘基準。
每個 AMIC120 器件都具有加密加速功能。
All trademarks are the property of their respective owners.
| Arm MHz (Max.) |
| Serial I/O |
| DRAM |
| EMAC |
| USB 2.0 |
| Co-Processor(s) |
| Industrial Protocols |
| Operating Temperature Range (C) |
| AMIC120 |
|---|
| 300 |
|
CAN I2C QSPI SPI UART USB |
|
DDR3 DDR3L LPDDR |
| 2-Port 10/100 PRU EMAC |
| 2 |
| PRU-ICSS |
|
BISS C CC-Link IEF Basic EnDat 2.2 EtherCAT EtherNet/IP HIPERFACE DSL POWERLINK PROFIBUS PROFINET RT/IRT SERCOS III Tamagawa |
| -40 to 105 |
