chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計為什么要是用蛇形走線

PCB線路板打樣 ? 來源:ct ? 2019-10-22 16:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB上的任何一條走線在通過高頻信號的情況下都會對該信號造成時延時,蛇形走線的主要作用是補(bǔ)償“同一組相關(guān)”信號線中延時較小的部分,這些部分通常是沒有或比其它信號少通過另外的邏輯處理;最典型的就是時鐘線,通常它不需經(jīng)過任何其它邏輯處理,因而其延時會小于其它相關(guān)信號。

高速數(shù)字PCB板的等線長是為了使各信號的延遲差保持在一個范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數(shù)據(jù)),一般要求延遲差不超過1/4時鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬,線長,銅厚,板層結(jié)構(gòu)有關(guān),但線過長會增大分布電容和分布電感,使信號質(zhì)量,所以時鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會使信號中的上升元中的高次諧波相移,造成信號質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍,信號的上升時間越小就越易受分布電容和分布電感的影響。

因為應(yīng)用場合不同具不同的作用,如果蛇形走線在電腦板中出現(xiàn),其主要起到一個濾波電感的作用,提高電路的抗干擾能力,電腦主機(jī)板中的蛇形走線,主要用在一些時鐘信號中,如CIClk,AGPClk,它的作用有兩點:

1、阻抗匹配

2、濾波電感。對一些重要信號,如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴(yán)格等長,以消除時滯造成的隱患,繞線是唯一的解決辦法。一般來講,蛇形走線的線距》=2倍的線寬。PCI板上的蛇行線就是為了適應(yīng)PCI 3MHzClock的線長要求。若在一般普通PCB板中,是一個分布參數(shù)的 LC濾波器,還可作為收音機(jī)天線的電感線圈,短而窄的蛇形走線可做保險絲等等.


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    07. 如何在Allegro中設(shè)置可以但不能鋪的銅區(qū)域?| 芯巧Allegro PCB 設(shè)計小訣竅

    背景介紹:我們在進(jìn)行PCB設(shè)計時,經(jīng)常需要繪制一些禁止鋪銅但是允許的區(qū)域,如果我們直接使用Route Keepout繪制的話,雖然可以實現(xiàn)在此區(qū)域內(nèi)禁止鋪銅的效果,但是
    發(fā)表于 04-09 17:23

    05. 如何在 Allegro 中沿著板子輪廓?| 芯巧Allegro PCB 設(shè)計小訣竅

    背景介紹:在PCB設(shè)計過程中我們經(jīng)常會遇到異形板框的設(shè)計要求,最常見的比如FPC設(shè)計、消費(fèi)類控制板設(shè)計以及燈板設(shè)計等。在這些設(shè)計中通常會需要沿著板子輪廓進(jìn)行走,并且要與板框保持一
    發(fā)表于 04-03 16:46

    03. 如何把 PCB 板上的變成銅皮?| 芯巧Allegro PCB 設(shè)計小訣竅

    Allegro PCB設(shè)計小訣竅系列--如何把PCB板上的變成銅皮背景介紹:我們在進(jìn)行PCB設(shè)計時,經(jīng)常需要從其他軟件導(dǎo)入圖形,比如用其他軟件繪制完成的防靜電標(biāo)識等。Allegro
    發(fā)表于 04-03 16:40

    PCB“粗、短、直”的根本原理

    在模電、高頻電子、EMC設(shè)計及PCB Layout中,“粗、短、直”是PCB的核心準(zhǔn)則,其本質(zhì)是通過優(yōu)化
    的頭像 發(fā)表于 03-30 11:20 ?219次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>“粗、短、直”的根本原理

    PCB板雙面布局的DDR表底居然不一樣

    越好,也就是下圖所示的這幾段。 這個客戶還是比較的愛學(xué)習(xí),除了硬件本身的知識外,還花很多時間去了解PCB設(shè)計的知識,也看了很多主流芯片的PCB設(shè)計指導(dǎo)書,對DDR設(shè)計包括高速設(shè)計
    發(fā)表于 12-11 10:43

    PCB設(shè)計中的線寬度與電流管理

    工程師在設(shè)計的時候,很容易忽略線寬度的問題,因為在數(shù)字設(shè)計時,線寬度不在 考慮范圍里面。通常情況下,都會嘗試用最小的線寬去設(shè)計,這時,在大電流時,將會導(dǎo)致很嚴(yán)重的問題。下面的公
    的頭像 發(fā)表于 12-09 15:54 ?1106次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的<b class='flag-5'>走</b>線寬度與電流管理

    PCB設(shè)計與打樣的6大核心區(qū)別,看完少3個月彎路!

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計PCB打樣有什么區(qū)別?PCB設(shè)計和打樣之間的區(qū)別。PCB設(shè)計(Printed Circuit Board Design)和打樣(Prot
    的頭像 發(fā)表于 11-26 09:17 ?712次閱讀
    <b class='flag-5'>PCB設(shè)計</b>與打樣的6大核心區(qū)別,看完少<b class='flag-5'>走</b>3個月彎路!

    揭秘PCB設(shè)計生死線線寬度、銅厚與溫升如何決定電流承載力?

    一站式PCBA加工廠家今天為大家講講PCB與過孔的電流承載能力有受什么影響?PCB與過孔
    的頭像 發(fā)表于 11-19 09:24 ?1713次閱讀
    揭秘<b class='flag-5'>PCB設(shè)計生死線</b>:<b class='flag-5'>走</b>線寬度、銅厚與溫升如何決定電流承載力?

    高速PCB設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    : 高速電路PCB設(shè)計EMI方法與技巧 一、信號線規(guī)則 屏蔽規(guī)則: 關(guān)鍵高速信號(如時鐘)需進(jìn)行屏蔽處理,可在信號周圍設(shè)置接地的屏蔽
    的頭像 發(fā)表于 11-10 09:25 ?777次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b>EMI避坑指南:5個實戰(zhàn)技巧

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?831次閱讀
    【EMC技術(shù)案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>導(dǎo)致RE超標(biāo)案例

    PCB“蝕刻因子”是啥,聽說它很影響加工的阻抗?

    蝕刻因子是啥玩意咱們先不說,要不先簡單問大家一個問題:傳輸PCB設(shè)計時側(cè)面看是矩形的,你們猜猜PCB板廠加工完之后會變成什么形狀呢?
    的頭像 發(fā)表于 09-19 11:52 ?838次閱讀
    <b class='flag-5'>PCB</b>“蝕刻因子”是啥,聽說它很影響<b class='flag-5'>走</b><b class='flag-5'>線</b>加工的阻抗?

    技術(shù)資訊 I Allegro 設(shè)計中的約束設(shè)計

    本文要點在進(jìn)行時序等長布線操作的時候,在布線操作的時候不管你是蛇形還是折線,約束管理器會自動幫你計算長度、標(biāo)偏差,通過精確控制線長度
    的頭像 發(fā)表于 09-05 15:19 ?1497次閱讀
    技術(shù)資訊 I Allegro 設(shè)計中的<b class='flag-5'>走</b><b class='flag-5'>線</b>約束設(shè)計

    別蒙我,PCB板上這幾對高速怎么看我都覺得一樣!

    工程師說過孔這檔子事了。那不說過孔說什么啊,就單純的,正常的話也不影響高速性能。Chris就喜歡杠,就打算在線上挑挑刺! 你以為Chris裝不了?廢話不說了,直接上案例。各位
    發(fā)表于 06-09 14:34

    allegro軟件命令下參數(shù)不顯示如何解決

    PCB設(shè)計中,命令是頻繁使用的功能之一。執(zhí)行走命令后,通常會在Options面板中顯示線寬、層、角度等設(shè)置選項,用于調(diào)整
    的頭像 發(fā)表于 06-05 09:30 ?2313次閱讀
    allegro軟件<b class='flag-5'>走</b><b class='flag-5'>線</b>命令下參數(shù)不顯示如何解決

    符合EMC的PCB設(shè)計準(zhǔn)則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計及距,PCB設(shè)計中應(yīng)該注意的要點: (1) PCB板邊間距規(guī)范:
    的頭像 發(fā)表于 05-15 16:42 ?1037次閱讀