chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB“蝕刻因子”是啥,聽說它很影響走線加工的阻抗?

edadoc ? 來源:edadoc ? 作者:edadoc ? 2025-09-19 11:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--黃剛

什么矩形,你們到底是在說啥?對于PCB設計工程師來說,大部分的朋友只關心在版圖上的東西,對于簡單的傳輸線來說,線寬和銅厚是多少mil就按多少mil設計,所以他們認為設計并加工出來的走線就應該和下面這個內層的走線3D模型類似,從橫切面來看,這根傳輸線就是妥妥的矩形了!

wKgZO2jM01yAKa50AABbP0B5gd8438.jpg

理想一般都是相當?shù)呢S滿,但是現(xiàn)實往往就比較骨感,把這根傳輸線交到PCB板廠進行加工后,還是不是那么漂亮的矩形呢?要不,我們先看看在PCB加工這個環(huán)節(jié),到底是怎么做出來這根走線的。

對于內層的走線加工,最核心的步驟就是通過干膜的顯影功能來輔助藥水對不需要銅的位置進行蝕刻,最終留下來的就是需要的線路了。

wKgZO2jM012AUUozAABUhzM94eQ030.jpg

那么在蝕刻的過程中就有一個問題了,由于藥水本身具有很強的流動性,就會出現(xiàn)蝕刻不均勻的情況。簡單而形象來說就是上面的銅蝕刻得更充分,下面的銅就相對沒那么好了,所以最終做出來的走線從切面看就好像下面的這個圖一樣了。

wKgZPGjM016AUMnpAAAxVmAQXrU933.jpg

什么?。∫簿褪抢硐肭闆r下走線是矩形的,加工完之后就變成了梯形了?那有沒有什么公式來量化加工完的走線的這個梯形的樣子呢?你還真別說,還真有,那就是鋪墊了半天終于要出來的蝕刻因子了!它的官方定義就是下面那樣了。

wKgZO2jM016AcEkCAABOdu79WEA773.jpg

簡單來說,就是衡量蝕刻完后上下線寬的差距,按照理想的情況是矩形來分析的話,那肯定是上下線寬差距越小越好了。換句話說,那就是蝕刻因子F是越大越好的,蝕刻因子越大,也就代表著板廠的蝕刻能力越強哈!

行吧,加工的東西這里都不再過多描述了,這方面有興趣的話找東哥就得了。那要不Chris就和你們說說,蝕刻因子做得好不好對阻抗控制有多少影響這個問題吧。我們通過一些3D傳輸線仿真的對比來給大家分享下哈。

首先我們看線寬在6mil情況下的這根50歐姆單端線的模型,如下所示:

wKgZO2jM02CASyvpAAAvqLg42hg049.jpg

那么我們去模擬不同的蝕刻因子情況下的走線形狀的變化,就好像下面這個動畫一樣。蝕刻因子從理想的無窮大(也就是矩形開始)到蝕刻因子12,再逐漸減小到蝕刻因子為2的過程。

wKgZPGjM02GAcSodAFofdQxNfgg701.jpg

理想矩形情況下的走線就是妥妥的50歐姆阻抗哈,如下所示:

wKgZO2jM02OAaNfCAAA8oIYGvbI880.jpg

那么我們把不同蝕刻因子的阻抗變化放在同一張圖片去看,是醬紫的哈:

wKgZPGjM02SAO9kZAABaie4U4Kg447.jpg

從理想矩形情況下的50歐姆,到蝕刻因子為2的51.2歐姆,阻抗誤差有1.2歐姆!阻抗誤差在這個蝕刻的環(huán)節(jié)就有了2.4%?。。?/p>

覺得不是很嚴重?那我們去看看線寬本身只有3mil時的變化,下圖是理想情況下線寬為3mil,阻抗50歐姆的傳輸線。

wKgZO2jM02SARa_tAABfNfpqSzw681.jpg

那我們在同樣的蝕刻因子變化的情況下,來做這個阻抗變化的對比,動圖如下所示:

wKgZPGjM02WAS6sMACjeqODDERs780.jpg

在同樣的蝕刻因子變化情況下,線寬在3mil時,阻抗的變化無疑就更劇烈了,從理想矩形下的50歐姆,到蝕刻因子為2時的52.2歐姆。

wKgZPGjM02aABPPkAAByJbgHmgc822.jpg

掐指一算,蝕刻因子做到2時,阻抗為52.2歐姆,就這個環(huán)節(jié)的加工誤差就達到了4.4%。要知道,蝕刻因子僅僅是在漫長的阻抗加工中的一個環(huán)節(jié)而已,還有其他的環(huán)節(jié)也會帶來阻抗誤差。所以要求加工出來5%的阻抗誤差真的不是簡單努力一下下就能達到的目標哈!

講到這里,就不得不提一博珠海PCB制板廠,專注于高端快件,提供高品質的高多層、高速、高精密、HDI等PCB生產制造,在核心技術指標方面,板廠阻抗控制精度可穩(wěn)定達到 ±5%,針對 20 層 PCB 產品,其生產交付周期最快可壓縮至 8 天內,有效滿足客戶對高端 PCB 產品的高精度、快交期需求。

最后再說幾句哈,相信大部分忠實的粉絲都知道我們有了一個全新的板廠了,關于蝕刻因子的研究,Chris在我們板廠投產之初就已經做過測試板去驗證了。啥也不說了,本文的最后就以真實案例給大家展示下我們板廠的能力哈。

wKgZPGjM02eAYmITAAA_HyiNfhc877.jpg

關于一博:

一博科技成立于2003年3月,深圳創(chuàng)業(yè)板上市公司,股票代碼: 301366,專注于高速PCB設計、SI/PI仿真分析等技術服務,并為研發(fā)樣機及批量生產提供高品質、短交期的PCB制板與PCBA生產服務。致力于打造一流的硬件創(chuàng)新平臺,加快電子產品的硬件創(chuàng)新進程,提升產品質量。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 阻抗
    +關注

    關注

    17

    文章

    991

    瀏覽量

    49471
  • PCB
    PCB
    +關注

    關注

    1

    文章

    2347

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    05. 如何在 Allegro 中沿著板子輪廓?| 芯巧Allegro PCB 設計小訣竅

    背景介紹:在PCB設計過程中我們經常會遇到異形板框的設計要求,最常見的比如FPC設計、消費類控制板設計以及燈板設計等。在這些設計中通常會需要沿著板子輪廓進行走,并且要與板框保持一
    發(fā)表于 04-03 16:46

    PCB“粗、短、直”的根本原理

    在模電、高頻電子、EMC設計及PCB Layout中,“粗、短、直”是PCB的核心準則,其本質是通過優(yōu)化
    的頭像 發(fā)表于 03-30 11:20 ?218次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>“粗、短、直”的根本原理

    班通科技:PCB線寬距對阻抗的影響有哪些?

    PCB線寬主要決定阻抗大小,距主要影響耦合強度和差分/共面結構的阻抗;加寬線寬會降低阻抗,增大線距一般會增加差分或共面結構的
    的頭像 發(fā)表于 01-20 17:53 ?416次閱讀
    班通科技:<b class='flag-5'>PCB</b>線寬<b class='flag-5'>線</b>距對<b class='flag-5'>阻抗</b>的影響有哪些?

    PCB加工中的“流膠”到底是怎么影響阻抗的?

    高速先生成員-- 黃剛 高速先生成員-- 黃剛隨著產品速率越來越高,人們對傳輸阻抗偏差的接受度也肯定越來越小了,大家都懷揣著加工出來的板子傳輸
    發(fā)表于 12-23 10:14

    PCB板雙面布局的DDR表底居然不一樣

    越好,也就是下圖所示的這幾段。 這個客戶還是比較的愛學習,除了硬件本身的知識外,還花很多時間去了解PCB設計的知識,也看了很多主流芯片的PCB設計指導書,對DDR設計包括高速設計
    發(fā)表于 12-11 10:43

    EXCUSE ME,表層的AC耦合電容和PCB內層的高速會有串擾?

    就是沒串擾啊!但是串擾是沒了,只不過讓電容鏈路的信號質量承擔了所有。 我們知道,電容結構本身的焊盤比較寬,那么阻抗如果參考L2層那么近的話,阻抗肯定是低的,就像上面這個模型一樣
    發(fā)表于 12-10 10:00

    PCB設計中的線寬度與電流管理

    工程師在設計的時候,容易忽略線寬度的問題,因為在數(shù)字設計時,線寬度不在 考慮范圍里面。通常情況下,都會嘗試用最小的線寬去設計,這時
    的頭像 發(fā)表于 12-09 15:54 ?1099次閱讀
    <b class='flag-5'>PCB</b>設計中的<b class='flag-5'>走</b>線寬度與電流管理

    揭秘PCB設計生死線線寬度、銅厚與溫升如何決定電流承載力?

    一站式PCBA加工廠家今天為大家講講PCB與過孔的電流承載能力有受什么影響?PCB
    的頭像 發(fā)表于 11-19 09:24 ?1705次閱讀
    揭秘<b class='flag-5'>PCB設計生死線</b>:<b class='flag-5'>走</b>線寬度、銅厚與溫升如何決定電流承載力?

    到底DDR能不能參考電源層???

    高速先生成員--黃剛 一些通用的PCB設計經驗以及高速信號理論,都告訴我們PCB上的信號最好都以地平面為參考,尤其是高速,建議上下參考平面都是地平面是最好的方法。但是產品類型千千萬
    發(fā)表于 11-11 17:46

    【EMC技術案例】共模電感與電源模塊之間PCB導致RE超標案例

    【EMC技術案例】共模電感與電源模塊之間PCB導致RE超標案例
    的頭像 發(fā)表于 09-28 15:05 ?826次閱讀
    【EMC技術案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>導致RE超標案例

    如何用TDR阻抗測量儀快速定位PCB傳輸故障?

    TDR阻抗測量儀是一款基于時域反射原理(TDR)設計的高帶寬特性阻抗測試分析專用儀器,它非常適用于快速定位PCB傳輸故障。以下是使用TDR阻抗
    的頭像 發(fā)表于 08-20 10:52 ?1031次閱讀
    如何用TDR<b class='flag-5'>阻抗</b>測量儀快速定位<b class='flag-5'>PCB</b>傳輸<b class='flag-5'>線</b>故障?

    別蒙我,PCB板上這幾對高速怎么看我都覺得一樣!

    工程師說過孔這檔子事了。那不說過孔說什么啊,就單純的,正常的話也不影響高速性能。Chris就喜歡杠,就打算在線上挑挑刺! 你以為Chris裝不了?廢話不說了,直接上案例。各位
    發(fā)表于 06-09 14:34

    allegro軟件命令下參數(shù)不顯示如何解決

    PCB設計中,命令是頻繁使用的功能之一。執(zhí)行走命令后,通常會在Options面板中顯示線寬、層、角度等設置選項,用于調整
    的頭像 發(fā)表于 06-05 09:30 ?2308次閱讀
    allegro軟件<b class='flag-5'>走</b><b class='flag-5'>線</b>命令下參數(shù)不顯示如何解決

    受控阻抗布線技術確保信號完整性

    核心要點受控阻抗布線通過匹配阻抗來防止信號失真,從而保持信號完整性。高速PCB設計中,元件與
    的頭像 發(fā)表于 04-25 20:16 ?1459次閱讀
    受控<b class='flag-5'>阻抗</b>布線技術確保信號完整性

    揭秘PCB阻抗控制:如何影響你的電子設備性能?

    PCB貼片加工廠家今天為大家講講什么是PCB阻抗控制?PCB阻抗控制對電路性能和穩(wěn)定性的影響。在
    的頭像 發(fā)表于 04-18 09:07 ?1229次閱讀