chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速pcb差分對(duì)走線應(yīng)該怎樣來設(shè)計(jì)

PCB線路板打樣 ? 來源:ct ? 2019-09-19 14:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

為了避免不理想返回路徑的影響,可以采用差分對(duì)走線。為了獲得較好的信號(hào)完整性,可以選用差分對(duì)來對(duì)高速信號(hào)進(jìn)行走線,如圖1所示,LVDS電平的傳輸就采用差分傳輸線的方式。

高速pcb差分對(duì)走線應(yīng)該怎樣來設(shè)計(jì)

圖1 差分對(duì)走線實(shí)例

差分信號(hào)傳輸有很多優(yōu)點(diǎn),如:

· 輸出驅(qū)動(dòng)總的dI/dr會(huì)大幅降低,從而減小了軌道塌陷和潛在的電磁干擾;

· 與單端放大器相比,接收器中的差分放大器有更高的增益;

· 差分信號(hào)在一對(duì)緊耦合差分對(duì)中傳輸時(shí),在返回路徑中對(duì)付串?dāng)_和突變的魯棒性更好;

· 因?yàn)槊總€(gè)信號(hào)都有自己的返回路徑,所以差分新信號(hào)通過接插件或封裝時(shí),不易受

到開關(guān)噪聲的干擾;

但是差分信號(hào)也有其缺點(diǎn):首先是會(huì)產(chǎn)生潛在的EMI,如果不對(duì)差分信號(hào)進(jìn)行恰當(dāng)?shù)钠胶饣驗(yàn)V波,或者存在任何共模信號(hào),就可能會(huì)產(chǎn)生EMI問題;其次是和單端信號(hào)相比,傳輸差分信號(hào)需要雙倍的信號(hào)線。

如圖2所示為差分對(duì)走線在PCB上的橫截面。D為兩個(gè)差分對(duì)之間的距離;s為差分對(duì)兩根信號(hào)線間的距離;W為差分對(duì)走線的寬度;Ff為介質(zhì)厚度。

使用差分對(duì)走線時(shí),要遵循以下原則:

· 保持差分對(duì)的兩信號(hào)走線之間的距離S在整個(gè)走線上為常數(shù);

· 確保D>25,以最小化兩個(gè)差分對(duì)信號(hào)之間的串?dāng)_;

· 使差分對(duì)的兩信號(hào)走線之間的距離S滿足:S=3H,以便使元件的反射阻抗最小化;

· 將兩差分信號(hào)線的長(zhǎng)度保持相等,以消除信號(hào)的相位差;

· 避免在差分對(duì)上使用多個(gè)過孔,過孔會(huì)產(chǎn)生阻抗不匹配和電感。

高速pcb差分對(duì)走線應(yīng)該怎樣來設(shè)計(jì)

圖2 PCB上的差分對(duì)走線

以前,只有不到50%的電路板采用可控阻抗互連線,而現(xiàn)在這一比例已超過90%。如今有不到50%的電路板使用了差分對(duì),相信在不久的將來,隨著對(duì)差分對(duì)原理和設(shè)計(jì)規(guī)則的了解加深,將會(huì)有超過90%的電路板使用它


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4402

    文章

    23861

    瀏覽量

    423790
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44611
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB諧振威力,不容小覷

    高速先生成員--姜杰 如果大家對(duì)平面諧振腔的印象還停留在方方正正的銅皮上,這篇文章可能會(huì)顛覆你的認(rèn)知…… 高速先生最近在做SMA測(cè)試板的仿真時(shí),遇到一個(gè)奇怪的現(xiàn)象:同一塊PCB,某些層面
    發(fā)表于 02-03 14:36

    班通科技:PCB線寬距對(duì)阻抗的影響有哪些?

    PCB線寬主要決定阻抗大小,距主要影響耦合強(qiáng)度和分/共面結(jié)構(gòu)的阻抗;加寬線寬會(huì)降低阻抗,增大線距一般會(huì)增加分或共面結(jié)構(gòu)的阻抗。因此,PCB
    的頭像 發(fā)表于 01-20 17:53 ?214次閱讀
    班通科技:<b class='flag-5'>PCB</b>線寬<b class='flag-5'>線</b>距對(duì)阻抗的影響有哪些?

    機(jī)房布線,上、下走,哪個(gè)好?

    在數(shù)據(jù)中心布線系統(tǒng)方式時(shí),很多朋友比較關(guān)心的是上好,還是下走好?這個(gè)問題一直都有討論,尤其是剛從事機(jī)房施工的朋友,都有此一問。本期
    的頭像 發(fā)表于 12-15 11:21 ?498次閱讀
    機(jī)房布線,上<b class='flag-5'>走</b><b class='flag-5'>線</b>、下走<b class='flag-5'>線</b>,哪個(gè)好?

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速會(huì)有串?dāng)_?

    。由于AC耦合電容一般會(huì)放在靠近接收端,剛好在這個(gè)區(qū)域會(huì)和另外一個(gè)方向來的高速信號(hào)進(jìn)行匯集,所以我們經(jīng)常會(huì)看到下面這樣的電容和高速交匯的設(shè)計(jì)。 今天要分析的就是它!AC耦合電容在
    發(fā)表于 12-10 10:00

    揭秘PCB設(shè)計(jì)生死線線寬度、銅厚與溫升如何決定電流承載力?

    一站式PCBA加工廠家今天為大家講講PCB與過孔的電流承載能力有受什么影響?PCB與過孔
    的頭像 發(fā)表于 11-19 09:24 ?1199次閱讀
    揭秘<b class='flag-5'>PCB設(shè)計(jì)生死線</b>:<b class='flag-5'>走</b>線寬度、銅厚與溫升如何決定電流承載力?

    到底DDR能不能參考電源層?。?/a>

    高速先生成員--黃剛 一些通用的PCB設(shè)計(jì)經(jīng)驗(yàn)以及高速信號(hào)理論,都告訴我們PCB上的信號(hào)最好都以地平面為參考,尤其是高速
    發(fā)表于 11-11 17:46

    高速設(shè)備和包帶工藝介紹

    從目前高速的生產(chǎn)情況看,生產(chǎn)制造工藝對(duì)于最終產(chǎn)品性能的穩(wěn)定與否起到關(guān)鍵的作用,目前在工序過程中測(cè)試最基礎(chǔ)的就是分訊號(hào),分信號(hào)對(duì)于信號(hào)完整性來說是非常重要的一個(gè)項(xiàng)目,很多通信協(xié)議使
    的頭像 發(fā)表于 11-07 08:03 ?308次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>線</b>設(shè)備和包帶工藝介紹

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?677次閱讀
    【EMC技術(shù)案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>導(dǎo)致RE超標(biāo)案例

    別蒙我,PCB板上這幾對(duì)高速怎么看我都覺得一樣!

    工程師說過孔這檔子事了。那不說過孔說什么啊,就單純的,正常的話也不影響高速性能。Chris就喜歡杠,就打算在線上挑挑刺! 你以為C
    發(fā)表于 06-09 14:34

    Allegro Skill布線功能-添加分過孔禁布區(qū)

    高速PCB設(shè)計(jì)中,分過孔之間設(shè)置禁止布線區(qū)域具有重要意義。首先它能有效減少其他信號(hào)對(duì)分信號(hào)的串?dāng)_,保持
    發(fā)表于 05-28 15:19 ?1044次閱讀
    Allegro Skill布線功能-添加<b class='flag-5'>差</b>分過孔禁布區(qū)

    PCB設(shè)計(jì)100問

    (termination)與調(diào)整的拓樸。 4、分布線方式是如何實(shí)現(xiàn)的? 分對(duì)的布線有兩點(diǎn)要注意,一是兩條
    發(fā)表于 05-21 17:21

    PCB制板廠加工問題很大啊,高速PCB傳輸阻抗一直往上跑

    高速先生成員--黃剛 長(zhǎng)通道的阻抗一直往上竄這個(gè)事情其實(shí)不是個(gè)別現(xiàn)象了,相信大多數(shù)做高速串行信號(hào)的朋友,尤其是做背板系統(tǒng)的朋友都深有體會(huì),在超過例如10inch的時(shí)候,如果你們?nèi)y(cè)
    發(fā)表于 04-07 17:27

    一個(gè)很好的pcb過孔等計(jì)算小軟體

    一個(gè)很好的pcb過孔等計(jì)算小軟體*附件:Saturn_PCB_Toolkit_V8.31_Setup.zip
    發(fā)表于 03-27 16:19

    PCB Layout中的三種策略

    是至關(guān)重要的。下面將針對(duì)實(shí)際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優(yōu)化的策略。主要從直角分走
    發(fā)表于 03-13 11:35

    PCB,盲目拉線,拉了也是白拉!

    可能無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長(zhǎng)度。 f) 防止信號(hào)在不同層間形成自環(huán)。在多層板設(shè)計(jì)中容易發(fā)生此類問題,自環(huán)將引起輻射干擾。 g) PCB設(shè)計(jì)中應(yīng)避免產(chǎn)生銳角和直角
    發(fā)表于 03-06 13:53