chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

后摩爾時(shí)代,半導(dǎo)體測試的挑戰(zhàn)與良策

漢通達(dá) ? 2022-04-09 10:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

驅(qū)動半導(dǎo)體工業(yè)發(fā)展的動力是什么?是人們對自然學(xué)習(xí)語言、人工智能、自動駕駛、視頻監(jiān)控、增強(qiáng)/虛擬現(xiàn)實(shí)、5G通信、個(gè)人醫(yī)療、可再生能源以及智能電網(wǎng)的需求。表面上看,這些需求五花八門,但透過現(xiàn)象看本質(zhì)后,我們可以驚奇地發(fā)現(xiàn)他們存在許多共同點(diǎn),比如數(shù)以億計(jì)的計(jì)算能力、無線網(wǎng)絡(luò)的擴(kuò)展能力、高效的能源管理能力,以及多維感知的能力。而實(shí)現(xiàn)這些系統(tǒng)級能力的基礎(chǔ)是關(guān)鍵器件的性能升級,比如處理器的堆核升頻,網(wǎng)絡(luò)的異質(zhì)互聯(lián),以及感知層的提精降耗等等。

后摩爾時(shí)代,半導(dǎo)體產(chǎn)業(yè)面臨變革

根據(jù)Omdia發(fā)布的數(shù)據(jù)顯示,目前半導(dǎo)體產(chǎn)業(yè)內(nèi)增長最快速的三個(gè)應(yīng)用領(lǐng)域分別為汽車處理、數(shù)據(jù)中心服務(wù)器處理和高級移動半導(dǎo)體領(lǐng)域,預(yù)計(jì)未來5年的增長率分別為16%、12%和7%。受高速、高算力和高帶寬需求的影響,這些應(yīng)用領(lǐng)域的處理器工藝制程已經(jīng)邁向新節(jié)點(diǎn),達(dá)到了市場上最先進(jìn)的5-7nm級別,預(yù)計(jì)到本世紀(jì)末將達(dá)到1nm的范疇。c3d61612-b760-11ec-82f6-dac502259ad0.jpg圖 | Fab 數(shù)字制程節(jié)點(diǎn)快逼近1nm工藝節(jié)點(diǎn)的提高不僅意味著產(chǎn)品面世周期的延長,成本的指數(shù)型增長,還面臨隨著單芯片集成度不斷提高、算力越來越密集、晶圓面積不斷增大后,良率和產(chǎn)量開始走下坡的挑戰(zhàn)。有數(shù)據(jù)表明,當(dāng)單芯片晶圓面積只有10 mm2時(shí),良率可達(dá)70%以上,而當(dāng)單芯片晶圓面積增長到360 mm2時(shí),良率已經(jīng)降至15%左右。所以業(yè)界開始尋求降本增產(chǎn),加速產(chǎn)品上市的方法。而以chiplet構(gòu)成的系統(tǒng)可以說是一個(gè)“超級”異構(gòu)系統(tǒng),給傳統(tǒng)的異構(gòu)SoC增加了新的維度。業(yè)內(nèi)專家稱,采用經(jīng)過充分測試和驗(yàn)證的chiplet可以大大縮短產(chǎn)品的上市時(shí)間,降低芯片的研發(fā)成本。這樣做的好處是可以根據(jù)需要利用不同的制程節(jié)點(diǎn)來優(yōu)化目標(biāo)設(shè)計(jì)。根據(jù)統(tǒng)計(jì)數(shù)據(jù)顯示,單芯片面積同為360 mm2時(shí),采用4顆小芯片的方案良率可從上述的15%提升至37%左右。c3edccf8-b760-11ec-82f6-dac502259ad0.png圖 | 與單片芯片相比,晶粒chiplet技術(shù)可實(shí)現(xiàn)更高的產(chǎn)量不過有一點(diǎn)是無論如何都避免不了的,那就是先進(jìn)工藝節(jié)點(diǎn)下多樣的低核心電壓,以及功能堆疊下的峰值電流的增加,因此從處理器到應(yīng)用系統(tǒng),所需的電源管理系統(tǒng)也變得愈加復(fù)雜??偨Y(jié)下來就是,更強(qiáng)大的數(shù)據(jù)處理能力將拉動更高復(fù)雜性、更高性能的電源管理市場的發(fā)展。談到電源管理,我們不得不說一說當(dāng)前火熱的汽車電子市場。隨著汽車智能網(wǎng)聯(lián)、電動化趨勢的不斷發(fā)展,汽車電子成本占比將達(dá)到整車成本的50%,包括AI芯片、MCU、傳感器、通信模塊、電池管理、DC/DC電壓轉(zhuǎn)換器、牽引電機(jī)逆變器、車載充電器,以及其他系統(tǒng)的電氣化設(shè)備等,同時(shí)需求總量正呈現(xiàn)指數(shù)型攀升趨勢。此外,隨著汽車電動化和智能化的普及,新能源汽車的持續(xù)快速放量,電動汽車中的核心部件——功率半導(dǎo)體的需求量新增巨大。然而Si材料在經(jīng)歷了70年的開發(fā)后,到達(dá)了它的材料極限,傳統(tǒng)的IGBT和HVMOS在效率和功率密度上都存在不足。此時(shí),擁有更快切換速度、溫漂損失小、功率密度更高、集成度更高的第三代半導(dǎo)體材料制成的SiC和GaN FET被搬上了汽車電子的舞臺,并將逐漸占領(lǐng)市場。

驅(qū)動半導(dǎo)體工業(yè)發(fā)展的動力,

正讓測試面臨挑戰(zhàn)

無論是云服務(wù)器、5G通信、人工智能還是汽車電動化智能化的發(fā)展,都會對半導(dǎo)體測試帶來挑戰(zhàn)。圖 | SoC測試示意圖比如SoC工作在多樣的低核心電壓(<1V)下,但整個(gè)系統(tǒng)的峰值電流又很高(10-100A),于是為了滿足這個(gè)趨勢的需求,業(yè)界開發(fā)出了低噪聲、高效率,被稱為負(fù)載電裝置的功率調(diào)節(jié)器。而這些器件在出廠前需要經(jīng)過更高水平的負(fù)載和過流測試,更低且更精確的導(dǎo)通電阻RDS(on)的測量。再比如電動汽車的BMS,通常單節(jié)電池的電壓范圍是3.6V-4.7V,所以其輸出和測量精度就要求在0.1mV左右。同時(shí),在25個(gè)單元電池的監(jiān)控中,其浮地共模電壓要達(dá)到120V,以適應(yīng)在最高單元上運(yùn)行高達(dá)120V的現(xiàn)代BMS設(shè)計(jì),所以這是一種高共模電壓下的高精度電壓測量。值得一提的是,針對這些高電壓、大電流、高精度的測試,聯(lián)合儀器的源測量單元板卡UI-X6320是非常完善的。c41541ac-b760-11ec-82f6-dac502259ad0.png

UI-X6320是標(biāo)準(zhǔn)的3U PXI板卡,具有高精度V/I 源測功能,4個(gè)通道。所有通道都具有高精度的可編程電壓電流功能,電壓電流可以從–24V到+24V@1000mA。所有通道可以直接連到外部DUT上,連接器是25pin的D-Sub標(biāo)準(zhǔn)接口,包括4個(gè)force通道,4個(gè)sense通道和地。

UI-X6320可以用來構(gòu)建自動測試系統(tǒng),測試效率高,可以縮減硬件測試時(shí)間,軟件集成化高, 開發(fā)容易快.基于PXI架構(gòu), UI-X6320可以和其他板卡配合使用,比如 數(shù)字化儀, RF射頻模塊,頻譜分析儀模塊,數(shù)字功能模塊等搭建混合功能測試系統(tǒng),這種搭配使用采用的多核效率高,同時(shí)響應(yīng)快。另外Additionally, 這種模塊化,集成化多通道的功能,可以對多個(gè)器件進(jìn)行并性測試,從而提高測試產(chǎn)量。

UI-X6320單張板卡,集成有電源功能,高精度源灌功能,以及讀寫快速響應(yīng)功能。這個(gè)高精度模塊可以實(shí)現(xiàn)高電壓同時(shí)電流測試,而且,在保持高精度的同時(shí)還具有高響應(yīng)速率和高采樣率,能快 速發(fā)送和快速測量,甚至可以通過波形 的方式表現(xiàn). 同時(shí),板卡配置了繼電器,隔離效果好,有被測器件與測試板卡之間的隔離保護(hù)功能, 板卡具有remote sense功能,能夠進(jìn)行測試中的校準(zhǔn)補(bǔ) 償,保護(hù)小信號完整性同時(shí),減少漏電 流的產(chǎn)生,準(zhǔn)確度更高. 這些強(qiáng)大功能 能使得UI-X6320應(yīng)用到寬電壓需求應(yīng)用,例如研發(fā)測試,參數(shù)測試,功能測試, 量產(chǎn)測試,可以搭配測試RF,混合IC, ATE, 數(shù)據(jù)采集, 及控制系統(tǒng)等。

c43f96dc-b760-11ec-82f6-dac502259ad0.jpg

產(chǎn)品特點(diǎn):

標(biāo)準(zhǔn)PXI總線產(chǎn)品

4通道,高精度V/Isource和measurement

支持電流源灌(四個(gè)象限)

FV/MI,FI/MV,FV/MU,FI,MI

+24V/-24V電壓量

6個(gè)可選測流量程,從5uA到1000mA

16位加壓加流精度

18位測壓測流精度

可編程鉗位電流功能

同步采集功能

繼電器關(guān)閉狀態(tài),測試板和DUT間隔離性能好

可選外部供電

目標(biāo)應(yīng)用:

半導(dǎo)體測試

ASICstestin

ATE數(shù)字測試

LED/ 激光二極管

寫在最后

我們生活在一個(gè)有趣的時(shí)代,半導(dǎo)體技術(shù)的未來及其在我們共同的未來中將扮演的角色從未如此令人興奮。今天的半導(dǎo)體產(chǎn)業(yè)正在經(jīng)歷轉(zhuǎn)型,業(yè)務(wù)增長不再由數(shù)量或單位數(shù)量驅(qū)動,而開始關(guān)聯(lián)更多的復(fù)雜性和終端市場層面的多種技術(shù)集成。這些新興因素對未來的設(shè)計(jì)和制造設(shè)備提出了一系列新的挑戰(zhàn),比如云、AI處理器、邊緣處理器、有線電源轉(zhuǎn)換和電信基礎(chǔ)設(shè)施的新生和變化,而正是這些變化讓我們保持在陡峭的學(xué)習(xí)曲線上。漢通達(dá)團(tuán)隊(duì)希望與您一同踏上這段有趣的成長旅程,當(dāng)您遇到測試挑戰(zhàn)時(shí),歡迎聯(lián)系漢通達(dá),在合作中實(shí)現(xiàn)共贏。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 測試
    +關(guān)注

    關(guān)注

    9

    文章

    6176

    瀏覽量

    131288
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    30645

    瀏覽量

    263599
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    先進(jìn)封裝時(shí)代,芯片測試面臨哪些新挑戰(zhàn)

    摩爾定律放緩,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測試工程師帶來巨大挑戰(zhàn)。核心難題包括:3D 堆疊導(dǎo)致芯粒 I/O 端口物理不可達(dá),需采用 IEEE 1838 標(biāo)
    的頭像 發(fā)表于 02-05 10:41 ?267次閱讀

    攜手伏達(dá)半導(dǎo)體:RedPKG解決方案助力封裝自主,加速產(chǎn)品創(chuàng)新

    伴隨摩爾定律逐步放緩,摩爾時(shí)代正式來臨,半導(dǎo)體產(chǎn)業(yè)的技術(shù)創(chuàng)新重心向封裝領(lǐng)域持續(xù)傾斜。因此,在追求高效與自主的半導(dǎo)體產(chǎn)業(yè)浪潮中,封裝已成為連
    的頭像 發(fā)表于 01-28 18:04 ?133次閱讀
    攜手伏達(dá)<b class='flag-5'>半導(dǎo)體</b>:RedPKG解決方案助力封裝自主,加速產(chǎn)品創(chuàng)新

    半導(dǎo)體行業(yè)知識專題九:半導(dǎo)體測試設(shè)備深度報(bào)告

    (一)測試設(shè)備貫穿半導(dǎo)體制造全流程半導(dǎo)體測試設(shè)備是集成電路產(chǎn)業(yè)鏈核心裝備,涵蓋晶圓測試、封裝測試
    的頭像 發(fā)表于 01-23 10:03 ?1512次閱讀
    <b class='flag-5'>半導(dǎo)體</b>行業(yè)知識專題九:<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>測試</b>設(shè)備深度報(bào)告

    半導(dǎo)體測試制程介紹

    作把關(guān)。然而一般所指的半導(dǎo)體測試則是指晶圓制造與IC封裝之后,以檢測晶圓及封裝IC的電信功能與外觀而存在的測試制程。以下即針對「半導(dǎo)體
    的頭像 發(fā)表于 01-16 10:04 ?273次閱讀
    <b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>測試</b>制程介紹

    簡單認(rèn)識3D SOI集成電路技術(shù)

    半導(dǎo)體技術(shù)邁向“摩爾時(shí)代”的進(jìn)程中,3D集成電路(3D IC)憑借垂直堆疊架構(gòu)突破平面縮放限制,成為提升性能與功能密度的核心路徑。
    的頭像 發(fā)表于 12-26 15:22 ?538次閱讀
    簡單認(rèn)識3D SOI集成電路技術(shù)

    奧芯明:AI驅(qū)動半導(dǎo)體產(chǎn)業(yè)迎來“異構(gòu)集成”新紀(jì)元,先進(jìn)封裝成破局關(guān)鍵

    時(shí)代半導(dǎo)體應(yīng)用及先進(jìn)封裝發(fā)展的推動》的演講,從產(chǎn)業(yè)趨勢、技術(shù)突破、解決方案及本土化實(shí)踐四大維度,深入剖析了AI如何重構(gòu)半導(dǎo)體生態(tài),并指出異構(gòu)集成(HI)將成為
    的頭像 發(fā)表于 11-07 11:35 ?648次閱讀
    奧芯明:AI驅(qū)動<b class='flag-5'>半導(dǎo)體</b>產(chǎn)業(yè)迎來“異構(gòu)集成”新紀(jì)元,先進(jìn)封裝成破局關(guān)鍵

    Chiplet封裝設(shè)計(jì)中的信號與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計(jì)算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長需求。在此背景下,Chiplet作為一種“摩爾時(shí)代”的異構(gòu)集成方案應(yīng)運(yùn)而生,它通過將不同工藝、功能的模塊化芯片進(jìn)行先進(jìn)封
    的頭像 發(fā)表于 11-02 10:02 ?1611次閱讀
    Chiplet封裝設(shè)計(jì)中的信號與電源完整性<b class='flag-5'>挑戰(zhàn)</b>

    BW-4022A半導(dǎo)體分立器件綜合測試平臺---精準(zhǔn)洞察,卓越測量

    和智能化管理的迫切需求,因此我們的半導(dǎo)體測試設(shè)備配備了先進(jìn)的自動化控制系統(tǒng)和智能數(shù)據(jù)分析軟件。操作人員只需輕松設(shè)置測試參數(shù),設(shè)備便能自動完成復(fù)雜的測試流程,大大減少了人為操作誤差和勞動
    發(fā)表于 10-10 10:35

    半導(dǎo)體歐姆接觸工藝 | MoGe?P?實(shí)現(xiàn)超低接觸電阻的TLM驗(yàn)證

    二維半導(dǎo)體因其原子級厚度和獨(dú)特電學(xué)性質(zhì),成為摩爾時(shí)代器件的核心材料。然而,金屬-半導(dǎo)體接觸電阻成為限制器件性能的關(guān)鍵瓶頸。傳統(tǒng)二維半導(dǎo)體
    的頭像 發(fā)表于 09-29 13:43 ?1219次閱讀
    <b class='flag-5'>半導(dǎo)體</b>歐姆接觸工藝 | MoGe?P?實(shí)現(xiàn)超低接觸電阻的TLM驗(yàn)證

    AI驅(qū)動半導(dǎo)體測試變革:從數(shù)據(jù)挑戰(zhàn)到全生命周期優(yōu)化

    ,分享普迪飛在半導(dǎo)體測試領(lǐng)域的AI實(shí)踐經(jīng)驗(yàn),剖析有效與無效的技術(shù)路徑。測試紐帶瓦解:先進(jìn)封裝下的多重挑戰(zhàn)測試是連接設(shè)計(jì)與制造的紐帶,正因先進(jìn)
    的頭像 發(fā)表于 08-19 13:49 ?1123次閱讀
    AI驅(qū)動<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>測試</b>變革:從數(shù)據(jù)<b class='flag-5'>挑戰(zhàn)</b>到全生命周期優(yōu)化

    先進(jìn)封裝轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    摩爾定律精準(zhǔn)預(yù)言了近幾十年集成電路的發(fā)展。然而,逐漸逼近的物理極限、更高的性能需求和不再經(jīng)濟(jì)的工藝制程,已引發(fā)整個(gè)半導(dǎo)體行業(yè)重新考慮集成工藝方法和系統(tǒng)縮放策略,意味著集成電路產(chǎn)業(yè)已經(jīng)步入摩爾
    的頭像 發(fā)表于 08-05 14:59 ?2820次閱讀
    先進(jìn)封裝轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    摩爾時(shí)代破局者:物元半導(dǎo)體領(lǐng)航中國3D集成制造產(chǎn)業(yè)

    在全球半導(dǎo)體產(chǎn)業(yè)邁入“摩爾時(shí)代”的背景下,傳統(tǒng)制程微縮帶來的性能提升逐漸趨緩,而先進(jìn)封裝技術(shù),尤其是2.5D/3D堆疊封裝,正成為延續(xù)芯片性能增長的關(guān)鍵路徑。 據(jù)Yole數(shù)據(jù)顯示,2022年全球
    的頭像 發(fā)表于 08-04 15:53 ?1197次閱讀
    <b class='flag-5'>后</b><b class='flag-5'>摩爾時(shí)代</b>破局者:物元<b class='flag-5'>半導(dǎo)體</b>領(lǐng)航中國3D集成制造產(chǎn)業(yè)

    Chiplet與3D封裝技術(shù):摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1063次閱讀
    Chiplet與3D封裝技術(shù):<b class='flag-5'>后</b><b class='flag-5'>摩爾時(shí)代</b>的芯片革命與屹立芯創(chuàng)的良率保障

    打破海外壟斷,青禾晶元:引領(lǐng)半導(dǎo)體鍵合新紀(jì)元

    半導(dǎo)體行業(yè)面臨"摩爾時(shí)代"發(fā)展瓶頸的當(dāng)下,鍵合集成技術(shù)正以顛覆性創(chuàng)新姿態(tài),推動著全球半導(dǎo)體產(chǎn)業(yè)格局的深刻變革。這項(xiàng)技術(shù)不僅打破了傳統(tǒng)平面縮放的物理極限,更通過異質(zhì)材料融合與三維集成
    發(fā)表于 04-01 16:37 ?788次閱讀
    打破海外壟斷,青禾晶元:引領(lǐng)<b class='flag-5'>半導(dǎo)體</b>鍵合新紀(jì)元

    北京市最值得去的十家半導(dǎo)體芯片公司

    芯片 亮點(diǎn) :全球首款存算一體SoC芯片WTM2101已商用,聯(lián)合中興、華為推動行業(yè)標(biāo)準(zhǔn)化,2023年完成B2輪融資,技術(shù)突破摩爾時(shí)代計(jì)算瓶頸。 9. 清微智能(Tsingmicro) 領(lǐng)域 :可
    發(fā)表于 03-05 19:37