AI驅(qū)動的數(shù)字/模擬流程、多芯片集成創(chuàng)新以及廣泛的IP產(chǎn)品組合可提供業(yè)界領(lǐng)先的性能、功耗和面積(PPA)優(yōu)勢
基于Synopsys.ai,為臺積公司A16和N2P工藝的數(shù)字和模擬設(shè)計流程提供了優(yōu)化的性能和快速的模擬設(shè)計遷移
針對臺積公司A14工藝啟動EDA流程開發(fā)的早期合作
新思科技廣泛的基礎(chǔ)和接口IP產(chǎn)品組合針對臺積公司N2/N2P工藝實現(xiàn)業(yè)界領(lǐng)先的低功耗
業(yè)界領(lǐng)先的完整IP解決方案支持HBM4、1.6T以太網(wǎng)、UCIe、PCIe 7.0和UALink等前沿標準,可在數(shù)據(jù)密集型異構(gòu)SoC中實現(xiàn)高帶寬接口
新思科技近日宣布持續(xù)深化與臺積公司的合作,為臺積公司的先進工藝和先進封裝技術(shù)提供可靠的EDA和IP解決方案,加速AI芯片設(shè)計和多芯片設(shè)計創(chuàng)新。
新的合作成果包括由Synopsys.ai驅(qū)動、經(jīng)過認證的數(shù)字和模擬流程,專門針對臺積公司A16和N2P工藝,可顯著提升設(shè)計生產(chǎn)力并實現(xiàn)設(shè)計優(yōu)化,以及針對臺積公司A14工藝的EDA流程已啟動初期開發(fā)。雙方還攜手基于現(xiàn)有的N3P設(shè)計解決方案,推進臺積公司全新公布的N3C技術(shù)的工具認證。此外,新思科技可提供針對臺積公司先進工藝上的完整、經(jīng)過硅驗證的IP解決方案,助力開發(fā)者以業(yè)界領(lǐng)先的卓越性能和低功耗將必要的功能快速集成到他們的下一代設(shè)計中。
新思科技戰(zhàn)略與產(chǎn)品管理高級副總裁Sanjay Bali:“新思科技和臺積公司正通過為先進工藝提供優(yōu)化的任務(wù)關(guān)鍵型EDA和IP解決方案,攜手推動半導(dǎo)體行業(yè)加速埃米級設(shè)計創(chuàng)新。我們共同提供面向未來的解決方案,助力開發(fā)者能夠突破技術(shù)邊界,實現(xiàn)設(shè)計目標,并更快地將產(chǎn)品推向市場。”
臺積公司先進技術(shù)業(yè)務(wù)開發(fā)處資深處長袁立本:”提升先進SoC設(shè)計質(zhì)量并加速產(chǎn)品上市是臺積公司與新思科技長期合作的核心。我們與包括新思科技在內(nèi)的開放創(chuàng)新平臺(OIP)設(shè)計生態(tài)系統(tǒng)合作伙伴緊密協(xié)作,這對于為我們的共同客戶提供認證流程和高質(zhì)量IP至關(guān)重要,以助力他們在臺積公司的先進工藝上達到或超越他們的設(shè)計目標。“
針對臺積公司的埃米級工藝快速啟動設(shè)計
新思科技的模擬和數(shù)字流程已通過臺積公司A16和N2P工藝認證,提供優(yōu)化的結(jié)果質(zhì)量并加速模擬設(shè)計遷移。經(jīng)過認證的背面布線能力支持客戶利用臺積公司A16工藝,改善功耗分布和設(shè)計性能?;谀J降囊_訪問方法已針對臺積電N2P和A16節(jié)點進行了進一步增強,可實現(xiàn)更具競爭力的面積結(jié)果。為了進一步優(yōu)化臺積電N2P設(shè)計,新思科技Fusion Compiler增強了頻率優(yōu)化(Fmax)引擎和智能合法化技術(shù),以提高設(shè)計性能。
此外,新思科技針對臺積公司在A14工藝上持續(xù)開發(fā)EDA流程的深入合作表明,新思科技將繼續(xù)致力于優(yōu)化EDA流程,以助力實現(xiàn)穩(wěn)健的高性能設(shè)計。
新思科技IC Validator簽核物理驗證解決方案,包括設(shè)計規(guī)則檢查(DRC)和布局與原理圖對比檢查(LVS),已通過A16和N2P工藝認證。此外,IC Validator的高容量彈性架構(gòu)可無縫擴展PERC規(guī)則,顯著提升臺積公司N2P ESD驗證效率并縮短周轉(zhuǎn)時間。
通過行業(yè)廣泛的接口和基礎(chǔ)IP產(chǎn)品組合降低風(fēng)險
新思科技為臺積公司的N2/N2P工藝提供行業(yè)領(lǐng)先的接口和基礎(chǔ)IP解決方案,為先進的HPC、邊緣和汽車芯片提供業(yè)界領(lǐng)先的性能和低功耗,且已經(jīng)被多家客戶采用。隨著新思科技IP在數(shù)千個設(shè)計中成功部署,新思科技和臺積公司將繼續(xù)幫助共同客戶降低集成風(fēng)險,同時滿足嚴格的功耗、性能和面積目標。新思科技的完整、經(jīng)過硅驗證的IP解決方案涵蓋1.6T以太網(wǎng)、PCIe 7.0、UCIe、HBM4、USB4、DDR5、LPDDR6/5X/5和MIPI等行業(yè)領(lǐng)先標準,以及嵌入式存儲器、邏輯庫和IO,為一次性流片成功提供了一條低風(fēng)險途徑。
此外,新思科技已擴展其IP解決方案組合,包括基于標準的UALink及基于行業(yè)領(lǐng)先的PCIe和以太網(wǎng)IP構(gòu)建的Ultra Ethernet IP。新思科技經(jīng)過硅驗證的224G PHY IP是高性能計算(HPC)系統(tǒng)的支柱,已展現(xiàn)出包括光纖和銅連接在內(nèi)的廣泛生態(tài)系統(tǒng)互操作性,為即將到來的標準實現(xiàn)先進HPC和AI芯片的提前啟動。
-
eda
+關(guān)注
關(guān)注
72文章
3072瀏覽量
181654 -
新思科技
+關(guān)注
關(guān)注
5文章
930瀏覽量
52693 -
AI芯片
+關(guān)注
關(guān)注
17文章
2077瀏覽量
36593
原文標題:新思科技攜手臺積公司開啟埃米級設(shè)計時代,面向A16和N2P工藝推出經(jīng)認證EDA流程
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
新思科技攜手合作伙伴共創(chuàng)智能汽車新生態(tài)
新思科技LPDDR6 IP已在臺積公司N2P工藝成功流片
新思科技旗下Ansys仿真和分析解決方案產(chǎn)品組合已通過臺積公司認證
中國芯片研制獲重大突破 全球首款亞埃米級快照光譜成像芯片
新思科技攜手武漢大學(xué)助力半導(dǎo)體人才培養(yǎng)
新思科技攜手是德科技推出AI驅(qū)動的射頻設(shè)計遷移流程
愛立信攜手沃達豐開啟隧道網(wǎng)連新時代
新思科技攜手合作伙伴共同推動量子計算研發(fā)
Cadence攜手臺積公司,推出經(jīng)過其A16和N2P工藝技術(shù)認證的設(shè)計解決方案,推動 AI 和 3D-IC芯片設(shè)計發(fā)展
Rightware攜手采埃孚開辟智能駕駛新賽道
中微公司ICP雙反應(yīng)臺刻蝕機Primo Twin-Star取得新突破

新思科技攜手臺積公司開啟埃米級設(shè)計時代
評論